该电路使用数字电位计(电位器)和比较器,具有无下垂操作特性,通常与传统上使用整流器和采样保持器(S/H)的峰值检波器不同。
大多数峰值检波器采用整流器和采样保持电路,容易出现输出下降。在下图所示的另一种方法中,使用带有伺服环路的5位数字电位计来创建具有逻辑电平复位输入且无输出压降的廉价峰值检波器。
IC1的片选输入的比较器控制确保数字电位计仅在V时激活在超过 V外电平当前锁定,R1确保电位计因此向上(而不是向下)递增。当 V我升至 V 以上外,比较器输出 (IC2) 摆幅低并选择 IC1,允许游标位置随着时钟 (INC*) 的每次高低转换而向上递增。当 V外达到 V在,比较器输出变为高电平,锁存器 V外在那个级别。
VOUT的范围介于连接到数字电位器上限和下限(本例中为5V和0V)的电压电平之间,增量为32等距。通过减小此VOUT范围,可以减小LSB的尺寸,从而提高输出分辨率。
大多数峰值检波器采用电容来保持输出电压,电压下降(缓慢变化)以V为单位外由电容器的漏电流引起的,在低频或低占空比信号中尤为明显。该电路的主要优点是完全没有这种输出压降。它无限期地保持输出电平,使其可用作长期记忆。
与使用电容保持输出电压的峰值检波器不同,该设计包括一个数字电位计(IC1),可无限期地保持输出电平,而不会下降。
*这表示信号的反转。
审核编辑:郭婷
全部0条评论
快来发表一下你的评论吧 !