H.265/HEVC超低延迟编码/解码FPGA/ASIC IP

今日头条

1141人已加入

描述

■ zobovision H.265/HEVC Codec FPGA/ASIC IP

■  H.265/HEVC低延迟编码/解码FPGA/ASIC IP

■  FPGA平台单IP实时1080P@60:265Mhz

■  1080@60编解码系统延迟<30ms

■  帧编码时钟周期数固定,只和画面大小成正比,和画面内容及编码质量无关

■ 无缓冲型CABAC熵编码,CTU层级码流固定周期即编即出,不累积,零延迟

■  超高速CABAC编码,可达16input_bin/cycle,fmax保持高位

■  HDMI帧源输入完毕到帧编码码流输出完成,延迟固定1ms左右

■ 接口简洁,架构稳定,易于系统集成,无需外部CPU支持

■ 配套解码IP,实现低延迟编解码系统,编解码整体平均延迟 < 30ms

■  1080P@60fps on xilinx KU5P (enc);  KU3P (dec)

■  Enc逻辑资源: ~160K LUTs / fmax: ~270M(KU5P)

■  Dec逻辑资源: ~80K LUTs / fmax: ~280M(KU3P)

■  易于扩展实现4K@60、8k@60 Codec

■  硬件架构尤其适合集成电路ASIC设计。

技术看点:

得益速度可达16input_bin/cycle的超高速CABAC码流编码,打通了编码速度瓶颈,整体架构上实现了恒速编码,任何一个编码CTU块单元,无论编码信息复杂度和编码信息量大小,均可在固定的较少周期数内完成实时编码输出,结合其他功能模块的固定周期架构设计,实现了接近零延迟的码流输出,帧码流输出完毕距离该帧信号源输入完成的延迟不超过1ms。

编码支持帧内轮刷,以减少不同帧码流波动,适应固定带宽信道传输,实现编解码整体低延迟。

帧内轮刷配合特定机制,减少刷屏现象发生。

帧编码周期固定,外部DDRx带宽需求固定且短时间内读写数据量平均,整体硬件简洁可控,尤其适合集成电路ASIC设计(zobovision)。  


审核编辑 黄宇

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分