第六届中国研究生创"芯"大赛来啦,新思科技赛题已发布!聚焦汽车电子领域,以FIFO电路设计为题,诚邀各位创芯青年前来挑战!
作为大赛的创始合作方,新思科技自2018年首届大赛举办至今,多年积极参与这一专注于培养中国本土集成电路设计后备力量的活动,持续为发掘IC产业生力军献智献力。
01奖项设置
一等奖赛队1支,每队奖金1万元;
二等奖赛队3支,每队奖金5千元;
*拟邀请优秀获奖者参加新思科技开发者大会
最终方案以企业官宣为准;
*参赛者可优先获得新思科技实习生岗位
机会,简历发送至
snps_cpicic22@synopsys.com
02时间地点
报名启动时间:2023年3月30日
报名截止时间:2023年6月18日
初赛作品提交截止时间:2023年6月25日
决赛时间:2023年8月1日-8月5日
决赛地点:华中科技大学
03命题背景中国研究生创“芯”大赛作为中国研究生创新实践系列赛事之一,是由教育部学位管理与研究生教育司指导,中国学位与研究生教育学会、中国科协青少年科技中心主办的集成电路设计领域的顶级赛事。近些年来,智能汽车和自动驾驶领域非常火热,同时也带动了汽车芯片的热潮。
一款普通的燃油车可能拥有几十块芯片来完成各种控制、监测和计算,而在高端燃油车上可能多达一百多块芯片。为了迎合“碳中和”目标,中国对新能源汽车普及率要求在2035年达到30%,而在新能源汽车上所使用的芯片数量将数倍于燃油车。因此,最近三年有几十家新成立的芯片设计公司将目光瞄准汽车芯片。同时,传统车企和造车新势力也参与其中,渴望打造自研的汽车芯片。
汽车领域和芯片领域的跨界人才非常稀少,使得大部分汽车芯片企业很难找到合适的功能安全人才。要想做出被车企认可的芯片,需要完成基本的车规认证要求,例如AEQ-100、ISO26262等规范的认证。这些规范定义了车辆功能安全的方方面面。为此,新思科技针对这类人才需求的缺口,专门设计了以下赛题,希望能吸引学生参与其中,并对汽车功能安全领域产生初步的理解和思考,为行业培育紧缺人才。
04命题专家介绍
周磊 Lane Zhou
汽车电子芯片验证平台专家
新思科技
拥有17年数字IC设计、验证经验。现任职于新思科技,负责验证产品区域客户支持工作,验证方法学专家,汽车安全验证专家,专注于验证方法学、验证工具及功能安全性验证相关领域。
赛题
符合汽车电子功能安全性认证要求的
FIFO电路设计
描述及要求
1.参与学员要求
●具有Verilog基础,能阅读和编写RTL设计代码,能看懂通用FIFO RTL代码
●具有数字电路基础,能对电路进行基本的分析和设计
2.输入与输出
●输入:赛题将提供一个标准FIFO设计、TestBench和基本测试用例。
●输出:学员需要分析并设计安全机制对FIFO各部分的逻辑进行错误监测或纠错。完成安全机制RTL代码。增补测试用例,完善测试结果。
3.参加新思科技专家提供的基础理论培训,了解功能安全性的基本知识,了解失效模型、安全机制和注错仿真的基本原理。培训时间及培训形式敬请留意公众号最新消息。
4.基于提供的常规FIFO模块进行理论分析,提炼失效模型,完成失效模型描述文档;
5.基于失效模型定义电路失效范围、类型以及对应的安全机制,完成注错仿真计划文档;
6.实现计划文档中的安全机制电路,对FIFO模块的各个失效模型进行覆盖,探测或者自动纠正错误;
7.按照注错仿真计划文档中的电路失效范围及类型,完成注错仿真测试用例,并输出仿真测试结果。
评审得分点
1. 理论分析及文档完成度越高,得分越高(总分30)
●对memory可能的失效点进行分析,列举可能出现的失效情况,产生的后果,并提出对应安全机制,描述最终保护结果。
●对读写指针逻辑进行可能的失效分析,列举可能出现的失效情况,产生的后果,并提出对应安全机制,描述最终保护结果。
●对标志位产生逻辑进行可能的失效分析,列举可能出现的失效情况,产生的后果,并提出对应安全机制,描述最终保护结果。例:B模块A逻辑可能出现短路到低电平的错误,导致输出数据不正确。采用XXX的安全机制进行保护,能将错误数据纠正,保证输出是正确的数据。
2.安全机制实现中,功能越完善,保护范围越大,得分越高。自动纠错型设计比探测性设计得分更高(总分40)
●完成memory保护,对可能失效进行探测或者纠错。探测型安全机制(奇偶校验)最高60%分数;纠错型安全机制(ECC)最高100%分数。
●完成读写指针保护,对可能失效进行探测或者纠错。探测型安全机制(奇偶校验,双核互锁)最高60%分数;纠错型安全机制(ECC,三倍冗余纠错)最高100%分数。
●完成标志位产生逻辑保护,对可能失效进行探测或者纠错。探测型安全机制最高50%分数;纠错型安全机制最高100%分数。
3.注错测试用例越完善,测试报告结果覆盖越高,得分越高(总分30)
●增加专用测试用例进行memory注错测试,按FIFO memory bits覆盖数量计分。例:32bits width * 8 depth = 256 memory bits total,测试用例覆盖128bits即得分50%
●增加专用测试用例进行读写指针注错测试,按读写指针位数覆盖数量计分。
●增加专用测试用例进行标志位产生逻辑注错测试,按产生逻辑输入信号位数计分。
4.在完成第2部分安全机制实现的前提下,优化安全机制,占用面积越小,整体设计时钟频率越高,得分越高(附加分10,排名制得分。面积最小第1名积5分,第2名积4分,以此类推,5名以后均不得分。时钟频率最优第1名积5分,第2名积4分,以此类推,5名以后均不得分。)
输出及提交要求
●失效模型描述文档,注错仿真计划文档;
●安全机制实现RTL代码;
●注错测试用例相关代码、脚本;
●成果展示PPT。
技术支持
大赛交流&技术支持群▼
若二维码过期,可联系秘书处微信
cpicic-ctri入群
新思科技命题Q&A文档 ▼
评审得分点1-3相关数据包申请 ▼
进行到评审得分点第4的参赛队伍,需提供“设计和测试源代码文件”至:
snps_cpicic22@synopsys.com申请测试。
邮件申请请遵循如下格式:
邮件主题:“2023创芯大赛新思科技命题编译测试申请_XX大学”
邮件正文请列明以下信息:
●申请者:
●申请者单位:(学院、专业、年级)
●联系电话:
●参赛队员:
●指导老师:
●命题类似项目/学习课程过往经历:(250字左右简要说明)
●是否已附上“设计和测试源代码文件”:是/否
赛题文档下载 ▼
*新思科技企业命题专项奖专门用于奖励选择新思科技企业命题的赛队,由企业专家评出。新思科技企业命题专项奖是初赛奖,入围决赛的参赛队伍继续参加大赛决赛奖项评比,与初赛奖项互不冲突。
全部0条评论
快来发表一下你的评论吧 !