HCSL与LP-HCSL的比较分析

描述

HCSL(HCSL--High−speed Current Steering Logic)一般用于PCIE参考时钟的电平类型,根据规范需要下拉电路,如下图HCSL之间的DC耦合。HCSL为电流输出驱动,输出结构由通常通过50Ω电阻器接地的15 mA开关电流源驱动。 标称信号摆幅为750 mV。

耦合

HCSL规范

耦合

HCSL输入输出拓扑

1-HCSL端接匹配

HCSL接口通常以50Ω负载源极端接,其中Rs大小一般为33Ω,匹配50Ω阻抗。 一般在输出端位置。驱动器本身具有17欧姆的输出阻抗,所以,需要串联一个33欧姆的电阻,以获得与50欧姆传输线的匹配。对于传统的HCSL,为了避免出现过度的振铃,串联电阻RS是必须要的。

耦合

2-LP-HCSL比较

LPHCSL(Low-Power HCSL)是为了降低传统的HCSL驱动器的功耗而开发的。采用推-拉(push-pull)电压驱动,电流消耗大约4到5mA。

耦合

耦合

LP-HCSL输出功能与幅值对比

HCSL与LP-HCSL端接方式:

LP-HCSL直连即可,少了四个电阻效率高,速度快,支持AC耦合。

耦合

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分