Cadence和台积电合作开发N16 79GHz毫米波设计参考流程,助力雷达、5G和无线创新

描述

Cadence 的 RF 解决方案针对台积电的 N16 技术进行了集成和优化,双方的共同客户正在积极使用相应的 PDK 进行设计。

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布与台积电携手,针对台积电 N16 工艺 79GHz 毫米波设计参考流程,优化 Cadence Virtuoso 平台。Cadence 和台积电早已达成了长期合作,而利用这个最新成果,双方的共同客户可以使用完整的 N16 工艺 79GHz 毫米波设计参考流程来开发优化的、更可靠性的下一代 RFIC 设计,用于移动、汽车、医疗保健和航空航天市场的雷达、5G 和其他无线应用。目前,客户已开始将相应的台积电 PDK 用于 RFIC 设计工作。

支持台积电 N16 工艺技术的 Cadence RFIC 解决方案具有自动化功能,可帮助客户减少将关键 RF 功能集成到设计中所用的时间。该解决方案支持 RF 设计的各个方面,包括无源器件建模、辅助版图布局自动化、模块级优化和电磁签核仿真。

台积电 N16 79GHz 毫米波设计参考流程使工程师能够高效地实现性能、能效和可靠性设计目标。客户可以受益于紧密集成的 Cadence Virtuoso ADE Suite 和带有 RF 选项的 Spectre X 仿真器,用于管理工艺角仿真、设计中心化和识别最坏情况工艺角。此外,用于 RF 布局自动化的 Virtuoso Layout Suite 包括快速布局和布线,支持与设计同步的设计规则检查(DRC)功能。

此外,台积电 N16 79GHz 毫米波设计参考流程支持高容量电磁(EM)模型生成,采用对 RF 电路至关重要的 Cadence EMX Planar 3D Solver。Virtuoso 平台与 EMX Planar 3D Solver 和 Cadence Quantus Parasitic Extraction 紧密集成,可实现耦合效应的分层提取,确保全面设计的电磁寄生签核。得益于这种紧密集成,S 参数模型可以无缝反标到标准 IC 电路原理图或包含版图寄生参数的 Quantus SmartView 中。

该流程演示了使用 Virtuoso EM 助手进行电磁提取,以及使用 Virtuoso ADE Suite 将 S 参数模型拼接到电路原理图中进行仿真和验证。

“通过与 Cadence 的持续合作,我们为双方的共同客户提供了更先进的 RF 设计工具和工艺技术,将创新的 RFIC 推向市场,”台积电设计基础设施管理部负责人 Dan Kochpatcharin说道,“采用台积电 N16 工艺的 79GHz 毫米波设计参考流程使客户可以更轻松地将 Cadence 和台积电的创新快速应用于自己的 IC 设计,我们非常期待看到他们使用该流程开发出差异化的 RFIC 产品。”   

“通过与台积电的战略合作,我们对客户在设计方面遇到的现实挑战有了共同的认识,”Cadence 公司高级副总裁兼定制 IC 和 PCB 事业部总经理 Tom Beckley 表示,“得益于此,Cadence 和台积电能够制定直观的解决方案,实现高频 RFIC 设计的自动化,这样我们的客户就可以专注于开发新的增值功能,使他们的 RFIC 产品在竞争中脱颖而出。”

Cadence RFIC 解决方案支持 Cadence 智能系统设计(Intelligent System Design)战略,助力实现系统级芯片(SoC)的卓越设计。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。

审核编辑:汤梓红

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分