RISC-V微架分析及汽车架构级方案优化

描述

 

5月23日和25日,RISC-V CON研讨会将分别与上海和北京隆重举行。此次研讨会以“RISC-V 重塑世界‧翻转AI、车用电子、Android芯布局”为主题,将关注RISC-V的前瞻趋势、市场发展以及新兴应用领域,并深入分析RISC-V技术的突破。

思尔芯作为业内知名的数字前端验证EDA供应商,以及RISC-V架构的生态合作伙伴,受邀参加此次RISC-V CON,并将在北京场发布一场重要的技术演讲,分享其在RISC-V微架构设计领域的最新研究成果。该演讲主题为《RISC-V微架分析及汽车架构级方案优化》,将探讨如何借助先进的Genesis 芯神匠架构设计软件,实现灵活并自由设计匹配实际应用的RISC-V微架构。

RISC-V技术已经广泛应用于各种领域,具有开源、精简和可扩展的特点,正在重塑计算的未来。随着ChatGPT和人工智能的崛起,以及电动汽车的快速发展,RISC-V技术在Android应用领域的扩展为计算提供了更快的算力和更高的效能。演讲将以时下快速崛起的汽车电子作为主要案例,借助Genesis 芯神匠架构设计软件,灵活并自由设计匹配实际应用的RISC-V的微架构,从网络规划,软件质量考量,功能安全等对整体设计进行细化,分步得到优化方案。将汽车设计挑战在架构设计层级进行仿真和分析,输出对标ISO26262和DO-254的分析结果,更快地通过安全认证。

无论是对RISC-V技术感兴趣的专业人士,还是希望了解汽车电子架构设计的工程师,欢迎深入了解思尔芯的创新解决方案,并与思尔芯团队进行互动交流,分享行业见解和最佳实践。  

      审核编辑:彭静
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分