配合MAX9217/MAX9218/MAX9247/MAX9248/MAX9250评估板工作

描述

MAX9217/MAX9218/MAX9247/MAX9248/MAX9250评估板(EV kit)供用户评估串行器/解串器芯片组。评估板由两部分组成:右半部分是单通道串行器(MAX9217MAX9247),左半部分是单通道解串器(MAX9218MAX9248MAX9250)。

评估板需要3路时钟信号,这些时钟信号可由同一信号源提供。串行器工作需要2路时钟信号:PCLK和DE_IN,其中DE_IN通常为PCLK的16或32分频。解串器部分需要1路REFCLK时钟,该时钟可由同一信号源提供,也可以由独立的本振提供,精度保证在PCLK的2%范围内。

评估板准备步骤

  1. 根据下文中的配置表(表1表4 )设置跳线,配置评估板(图1图2 )。
  2. 为评估板上电,3.3V直流电源即可满足评估板各部分的供电需求;为了获得理想的器件特性,建议分别对每个器件的电源引脚进行供电(表2)。
  3. 将PCLK、DE_IN和REFCLK时钟信号连接至评估板,如步骤2所述(参见下例)。选用Agilent™ 8133A脉冲发生器作为信号源产生3路时钟。
  4. 将输入数据加载至串行器(位于评估板的右半部分)的输入引脚,并用逻辑分析仪和万用表检查解串器输出引脚。如果连接至串行器的输入为视频信号(比如UNIGRAF公司的VTG-4116视频信号发生器),可用液晶显示器(LCD)进行监测。
  5. 应特别注意串行器评估板部分的跳线JP13。将该跳线连接至DVCC时,JP17–JP21 (10 x 2插针)的接地引脚接至3.3V,并且固定数据模板可加载至MAX9217/MAX9247串行器的数据输入引脚。当采用外部数据模板时,该跳线应接地。

MAX9217/MAX9247产生的伪随机码(PRBS)

通过以下步骤,MAX9217/MAX9247可产生PRBS数据,用于眼图测试:

  1. 将低电平有效的PWRDWN引脚接地。
  2. 将MOD0和MOD1引脚(对于MAX9247,这两个引脚为I.C.和PRE)连接至负2.5V直流电源。通过将差分探头连接至串行器评估板的JP14/JP24 (4引脚、单排插针)的引脚2和3观察串行器的输出眼图。同样,可将差分探头连接至解串器评估板的JP5/JP6 (4引脚、单排插针)的引脚2和3观察解串器眼图。

[lcd

图1. MAX9217评估板原理图

[lcd

图2. MAX9218评估板原理图

快速功能检验

MAX9217/MAX9247/MAX9218/MAX9248/MAX9250评估板带有接头,用于连接逻辑分析仪、图形发生器或显示器。模板发生器(可以是逻辑分析仪的一部分),例如HP16500C,产生加载至串行器输入的并行测试字。测试字经过串行器后,通过LVDS链路送至解串器。逻辑分析仪随后读取经过解串的测试字,并根据参考信号或串行器发送至解串器的测试字检查误码,评估板还可连接至图形发生器和LCD,对串行链路进行视觉测试。

如果没有逻辑分析仪、图形发生器或显示器,也可进行串行链路基本功能的检验。进行快速检验设置时,串行器输入逻辑电平通过跳线设置,并用电压表对解串器输出的相应位/电压进行测量。在设置评估板进行快速功能检验时,对应的跳线和元件名称及位置信息请参考MAX9217/MAX9218评估板原理图。注意:当跳线对安装短路器时,芯片引脚被拉至逻辑高电平。如果跳线对未安装短路器,芯片引脚拉至低电平。

  1. 配置跳线,用于评估板的快速功能检验(表1)。
    表1. 快速功能检验对应的跳线设置

    Part Pin Name Jumper Jumper Function Jumper Setting for Quick Check
    MAX9218,MAX9248,MAX9250 R/F JP1 Selects rising- or falling-edge output strobe Low (falling edge)
    RNG1 JP4 Selects PLL operating range High-frequency range (refer to the data sheet)
    RNG0 JP7 Selects PLL operating range High-frequency range
    Active-low PWRDWN JP11 Selects chip power-up or power-down High (power-up)
    OUTEN (MAX9218/MAX9250), SS (MAX9248) JP12 Selects output enable or output disable High (output enabled for MAX9218/MAX9250), 4% spread-spectrum mode (MAX9248)
    MAX9217, MAX9247 (none) JP13 Buses logic high (DVCC) for hardwired inputs DVCC
    MOD1 (MAX9217), PRE (MAX9247) JP15 Selects output-modulation level Low (modulation off), preemphasis is disabled for MAX9247
    MOD0 (MAX9217), I.C. (MAX9247) JP16 Selects output-modulation level Low (modulation off), internally connected pin for MAX9247
    Active-low PWRDWN JP18 pin 15 to pin 16 Selects chip power-up or power-down High (power-up)
    RNG0 JP22 Selects PLL operating range High-frequency range (refer to the data sheet)
    RNG1 JP23 Selects PLL operating range High-frequency range
  2. 将电源连接至评估板(表2)。
    表2. 快速功能检验对应的电源连接

    Part Pin Name EV Board Connection Voltage
    MAX9217,MAX9247 VCCIN IVCC +3.3V
    VCCPLL PVCC +3.3V
    VCCLVDS LVCC +3.3V
    VCC DVCC +3.3V
    (none) VNEG Ground
    PLL GND, LVDS GND, GND GND Ground
    MAX9218,MAX9248,MAX9250 VCCPLL PVCC +3.3V
    VCCLVDS LVCC +3.3V
    VCC DVCC +3.3V
    VCCO OVCC +3.3V
    (none) VTEST Open
    PLL GND, LVDS GND, VCCOGND, GND GND Ground
  3. 连接所有时钟信号和控制信号(表3)。
    表3. 快速功能检验对应的时钟信号和控制信号

    Chip Chip Pin Name EV Board Connection Signal
    MAX9217,MAX9247 PCLK_IN J18 PCLK (SMA connector) 32MHz
    DE_IN JP18 Pin 13 1MHz
    RGB_IN and CNTL_IN JP18, JP19, JP20, JP21 Open
    MAX9218,MAX9248,MAX9250 REFCLK J8 REF (SMA connector) 32MHz
  4. 完成步骤1至3后,可在MAX9218/MAX9248/MAX9250解串器输出上观察到下列信号(表4)。
    表4. 快速功能检验对应的MAX9218/MAX9248/MAX9250输出状态

    Chip Chip Pin Name EV Board Connection Signal
    MAX9217,MAX9247 PCLK_IN J18 PCLK (SMA connector) 32MHz
    DE_IN JP18 Pin 13 1MHz
    RGB_IN and CNTL_IN JP18, JP19, JP20, JP21 Open
    MAX9218,MAX9248,MAX9250 REFCLK J8 REF (SMA connector) 32MHz
  5. MAX9217/MAX9247的RGB_IN和CNTL_IN输入引脚带有内部下拉电阻。该引脚悬空时,串行器自动读取为逻辑低电平。将JP11、JP12、JP13和JP14插针上的输入连接至3.3V。可将JP13置于DVCC处,并在这些2 x 10插针的对等引脚处连接短路器来实现。MAX9218/MAX9248/MAX9250解串器上对应的输出会变为高电平。举例来说,如果将RGB_IN0 (JP14的引脚1)连接至3.3V,那RGB_OUT0 (JP7的引脚27)即为高电平。

  6. 使用示波器观察串行信号,将差分FET探头通过LVDS信号线缆连接至MAX9217/MAX9247串行器的输出(JP17/JP18)或MAX9218/MAX9248/MAX9250解串器的输入(JP4/JP6)。

注意事项

  1. MAX9217/MAX9247和MAX9218/MAX9248/MAX9250的RNG0、RNG1引脚具有内部下拉电阻。使能低电平时,这些引脚可以悬空。
  2. 切换DE_IN引脚,确保MAX9217/MAX9218芯片组正常工作。典型应用中,将图形控制器的数据使能引脚(ENAB)连接至MAX9217/MAX9247的DE_IN引脚,并在MAX9218/MAX9248/MAX9250的DE_OUT引脚恢复。DE_IN在PCLK_IN的4,194,304个周期内必须至少转换一次。
  3. 时钟输入端提供了用于连接50Ω对地匹配电阻的焊盘。评估板没有提供这些电阻,即板上未安装匹配电阻。保证PCLK、DE_IN和REF输入信号的低噪声切换非常关键。必要时,安装50Ω输入端接电阻来降低反射。采用精度为1%或更高的电阻,以便很好地匹配输入。
  4. 链路工作时可以不接串联耦合电容(Rx侧的C28/C29和Tx侧的C55/C58)。直接耦合工作时,用一个0欧电阻短接串联电容焊盘。评估板上已经安装了0.1µF串联电容。
  5. 对于LVDS信号的端接,采用100Ω差分终端匹配电阻(R3)或100Ω戴维南等效电阻(R1/R2/R5/R4)。 不要同时使用上述两种端接 。安装两种终端匹配电阻将产生非常大的反射(参见 图3 )。
  6. MAX9217原理图所示电阻R20-R46表示内部IC特性,在评估板上没有这些电阻。
  7. MAX9218原理图所示电容C1-C15和C27-C41仅表示内部IC特性,在评估板上没有这些电容。同样,评估板上也没有电阻R1-R3、R6-R7、R10和R11。lcd

图3. LVDS端接选项。终端匹配只能选用上述两种端接方式的其中一种;同时采用两种端接将带来很大的反射。

表5. 颜色和控制位分配

(下表为推荐的视频信号分配,用于MAX9217/MAX9247串行器和MAX9218/MAX9248/MAX9250解串器的并口。R0、G0和B0为LSB。)

GraphicsControllerOutput lcd MAX9217 Input lcd MAX9218 Output lcd LCD Input
R0 lcd RGB_IN0 lcd RGB_OUT0 lcd R0
R1 lcd RGB_IN1 lcd RGB_OUT1 lcd R1
R2 lcd RGB_IN2 lcd RGB_OUT2 lcd R2
R3 lcd RGB_IN3 lcd RGB_OUT3 lcd R3
R4 lcd RGB_IN4 lcd RGB_OUT4 lcd R4
R5 lcd RGB_IN5 lcd RGB_OUT5 lcd R5
G0 lcd RGB_IN6 lcd RGB_OUT6 lcd G0
G1 lcd RGB_IN7 lcd RGB_OUT7 lcd G1
G2 lcd RGB_IN8 lcd RGB_OUT8 lcd G2
G3 lcd RGB_IN9 lcd RGB_OUT9 lcd G3
G4 lcd RGB_IN10 lcd RGB_OUT10 lcd G4
G5 lcd RGB_IN11 lcd RGB_OUT11 lcd G5
B0 lcd RGB_IN12 lcd RGB_OUT12 lcd B0
B1 lcd RGB_IN13 lcd RGB_OUT13 lcd B1
B2 lcd RGB_IN14 lcd RGB_OUT14 lcd B2
B3 lcd RGB_IN15 lcd RGB_OUT15 lcd B3
B4 lcd RGB_IN16 lcd RGB_OUT16 lcd B4
B5 lcd RGB_IN17 lcd RGB_OUT17 lcd B5
HSYNC lcd CNTL_IN0 lcd CNTL_OUT0 lcd HSYNC
VSYNC lcd CNTL_IN1 lcd CNTL_OUT1 lcd VSYNC
Not assigned lcd CNTL_IN2 lcd CNTL_OUT2 lcd Not assigned
Not assigned lcd CNTL_IN3 lcd CNTL_OUT3 lcd Not assigned
Not assigned lcd CNTL_IN4 lcd CNTL_OUT4 lcd Not assigned
Not assigned lcd CNTL_IN5 lcd CNTL_OUT5 lcd Not assigned
Not assigned lcd CNTL_IN6 lcd CNTL_OUT6 lcd Not assigned
Not assigned lcd CNTL_IN7 lcd CNTL_OUT7 lcd Not assigned
Not assigned lcd CNTL_IN8 lcd CNTL_OUT8 lcd Not assigned
Display Enable lcd DE_IN lcd DE_OUT lcd Display Enable
审核编辑:郭婷
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分