芯片引脚图
MAX24188是一个灵活的,低成本的IEEE ® 1588时钟设计,1588多系统中的时基。在这样的系统(通常是边界时钟或透明时钟)timestampers必须在都有一个共同的的时间和频率参考。MAX24188作为,共同的参考。1588 1588主与外部系统交换数据包计算,其时间与主偏移,MAX24188可以通过系统软件进行调整,以零时间偏移,从而实现与主时间和频率同步。由于MAX24188调整,其输出的频率和时间对齐信号相应的调整 。所有timestampers(其他时间感知组件),接收这些信号,然后按照调整,以保持与MAX24188同步。1588系统中的所有元素,这样保持的时间和频率的 常识。MAX24188可为1588系统是一个独立的的中央计时功能。它也可以用来与Maxim的时钟同步的IC设计为1588,1588,加上频率(如同步以太网)或频率只有主频的多模系统之一结合 。
关键特性
完整的硬件支持的IEEE 1588
任何1588架构的弹性座
支持普通,边界和透明时钟
通过软件转向按照外部的1588大师
2 -8 ns的时间分辨率和2 -32 ns的周期 分辨率
1ns的输入时间戳的精度和输出的边沿位置精度
三个时间/频率控制:直接写时间,时间的调整,和高分辨率频率调节
可编程的时钟和时间校正的I / O系统中的所有同步1588元素
可以从组件提供一个输出时钟信号(125MHz的/ N,1≤N≤255)
可提供的输出时间校准信号从组件(例如,1PPS)
从系统其它地方的输入时钟信号频率锁定
时间戳一个输入的时间定位信号时间锁定到主系统其它地方的(例如,1PPS)
输入事件Timestamper检测接收时间校准(例如,1PPS)或时钟边沿,可以时间戳上升和/或下降沿
灵活的可编程事件发生器(PEG)可以输出1PPS(每个周期一个脉冲)或多种时钟信号
内置电信设备定时架构的支持双冗余时钟卡
全面的支持,以使交换机和路由器是透明的时钟和/或边界时钟
全力支持1588和同步以太网
工作从一个10MHz,12.8MHz,25MHz的,或125MHz的参考时钟
SPI™处理器接口
1.2V操作与3.3VI / O
全部0条评论
快来发表一下你的评论吧 !