高性能时钟芯片

描述

极景微发布两款支持PCIe5.0时钟缓冲器
日前,极景微(UltraSilicon)宣布,推出两款支持PCIe 5.0接口标准的4输出及8输出时钟扇出缓冲器,分别命名为US5D334和US5D338。

高性能时钟芯片是电子设备不可或缺的重要元器件,在服务器、交换机、基站、医疗设备中广泛应用。但是,该领域此前一直为国外厂商所垄断。极景微依托创始团队在超低抖动锁相环技术及创新时钟电路方案领域的深厚积累,成功推出多款差分和单端时钟缓冲器。此次发布的US5D334和US5D338不但能够直接以PIN2PIN方式替换掉TI的LMK00334和LMK00338,而且将来能够与极景微自研的US6S208时钟发生器相结合,一方面解决“卡脖子”问题,另一方面开创完全由“中国智造”的高性能时钟树解决方案。

US5D334可为输入时钟创建4个缓冲副本,而US5D338则可产生8个缓冲副本。与同类竞争器件相比,它们不仅支持锐降70%的附加抖动,而且还可支持显著提高的电源噪声抑制,从而可在PCIe各类主流规范下为系统设计人员提供足够的抖动容限。这两款器件有助于为高速通信、网络以及数据中心系统简化时钟树设计,并充分满足服务器、交换机以及路由器等高端应用领域的需求。

南京极景微半导体成立于2020年8月,主要从事高性能时钟集成电路的设计、生产和销售,核心产品包括:高性能时钟缓冲器、高性能时钟发生器、抖动衰减器和低相噪振荡器等。

公司致力于向市场提供高性价比、高性能的时钟芯片。极景微自主知识产权填补了国内高性能时钟芯片的空白,且产品性能和价格均优于国外一流厂商,是国内为数不多的具有高性能时钟芯片设计量产能力的“硬科技”企业。
————————————————
版权声明:本文为CSDN博主「时钟芯片」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/vvampire/article/details/121442601

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分