集成电路 EDA 设计精英挑战赛最后一天,报名即将截止,错过再等一年

描述

 

 

速速来报

近日,第四届(2022)集成电路 EDA 设计精英挑战赛火热报名中。作为核心出题企业之一,思尔芯(S2C)赛题收到了各大高校的报名“挑战”。最后一波报名即将截止,还没组队报名的同学请抓紧最后的时间。10月11日17:00,报名通道正式关闭,有兴趣的同学千万不要错过,错过需要再等一年!还等什么?速速来报吧!
 

01

赛题名称

动态组网算法设计(数字集成电路设计方向)

02

赛题背景

随着电路设计的复杂性不断增加,在逻辑仿真和快速原型设计中电路设计需划分成多份,并分配到多FPGA系统进行仿真和验证。多FPGA系统是人工预先设计系统组网和连接关系,在此约束下对电路进行划分处理。由于人工预设的组网约束不合理,往往造成划分失败,划分质量不佳等问题。现需求一种新算法,支持动态组网,满足划分约束,输出最优划分结果和组网方案。本赛题为2020年赛题的延续增强版,侧重解决工程实施问题和质量提升。

03

赛题Chair介绍

余立艳

西安电子科技大学

助理研究员

 

eda

 

西安电子科技大学微电子学院,助理研究员。于2004年、2007年分别获得西安电子科技大学电子信息学士、微电子学与固体电子学硕士学位。2007年至2008年期间在互芯集成电路有限公司从事手机芯片开发,2008年至2020年期间在中兴通讯股份有限公司从事手机系统软件开发, 2020.9至今受聘西安电子科技大学微电子学院助理研究员,主要从事集成电路设计自动化关键技术研究和软件开发。总共申请国家发明专利十六项和国际专利一项(日本,已授权)。

 

叶佐昌

清华大学集成电路

学院副研究员

 

eda

 

2007年7月毕业于清华大学微电子研究所,获工学博士学位。曾在美国Cadence伯克利实验室担任研究员。目前在清华大学微电子研究所任副研究员。主要研究领域包括为集成电路仿真,建模,和自动设计方法学。目前主要研究方向为用于模拟全流程敏捷设计的EDA工具开发。

 

04

赛题指南

扫描二维码获取完整赛题

05

奖项设置

麒麟杯(1个):20万/支菁英杯(1-2支):8万/支一等奖(最高15%):2万/支二等奖(最高30%):1万/支

06

报名方式

第四届(2022)集成电路EDA设计精英挑战赛已正式开放报名,点击文章末端阅读原文,及时关注竞赛官网

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • eda

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分