镜像加法器的电路结构及仿真设计

电子说

1.3w人已加入

描述

一. 设计目标

1.编辑镜像加法器电路原理图。

2.对镜像加法器进行仿真并观察波形。

3.绘制镜像加法器版图,并进行 DRC 验证。

4.对版图电路进行仿真并观察波形。

5.对电路网表进行 LVS 检验观察原理图与版图的匹配程度。

二、镜像加法器的电路结构

镜像加法器是一个经过改进的加法器电路,首先,它取消了进位反相门;其次,门的 PUN 和 PDN 网络不再是对偶的, 而是巧妙地实现了进位传播 /产生/取消功能 ——当 D(D= ~(A+B) )或者 G(G=AB)为高时, ̄C0 分别被置为 VDD 或 GND。当满足进位传播条件时(即 P=A⊕B 为 1),输入位以反相的形式传播到 ̄C0,这一结构的全加器单元仅需要 24 个晶体管,使面积和延时都有相当程度的减少。

其真值表如下表:(看C非和S非都为0时对应的A、B、Ci,因为在镜像设计中不采用反相器)

DRC

其真值表如下表:(看C非和S非都为0时对应的A、B、Ci,因为在镜像设计中不采用反相器)

DRC

DRC

DRC

由全加器的真值表可以得到,当A、B、Ci中只有一个输入是1或者三个输入都是1时,全加和输出为1。且在A、B、C只有一个是1时,进位输出是0.

DRC

由全加器的真值表可以得到,当A、B、Ci中任意2个输入为1或三个输入全为1时,进位输出是1.

DRC

DRC

DRC

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分