赛灵思和DMP演示配备图形IP的FPGA开发板

PLD开发板

1人已加入

描述

  美国赛灵思和Digital Media Professionals(DMP)针对2011年8月开始受理订单的、配备DMP图形处理IP内核的FPGA开发评估板,通过演示向《日经电子》介绍了其开发目的、具体信息及今后的产品拓展等。在今后的产品拓展方面,DMP表示“还将在28nm工艺的赛灵思最尖端FPGA上积极配备IP内核”(DMP的横关)。目前正在探讨在高端FPGA“Virtex-7”、中端FPGA“Kintex-7”及配备ARM内核的FPGA“Zynq”等产品上配备IP内核的技术开发事宜。

  

 

  图1:面向电视会议系统的演示(点击放大)

  

 

  图2:演示中使用的FPGA开发评估板(点击放大)

  已开始受理订单的开发评估板共有两种,分别是配备了得到大量采用的DMP三维(3D)图形IP内核“PICA200 for FPGA”的“PICA200 for FPGA Virtex-6 Evaluation Kit”、配备二维(2D)矢量图形IP内核“SMAPH-F for FPGA”的“SMAPH-F for FPGA Virtex-6 Evaluation Kit”。两种开发评估板都配备了2个赛灵思的高端FPGA“Virtex-6”。分别是具有大规模、高速内部逻辑、大带宽接口等特点的FPGA“Virtex-6 LX760T”以及具有多个高速串行IO的FPGA“Virtex-6 LX550T”。

  之所以决定供应此次的开发评估板,是因为DMP认为“受iPhone及iPad等的影响,近年来游戏机、车载电子产品、医疗器械、宇航设备及产业设备等领域开始要求液晶显示更快速、更漂亮且产品易用性更高。也就是说,试制或量产FPGA时使用的产品,对通过多边形绘图实现3D和通过矢量图形表现多彩2D的需求也在迅速提高”(DMP业务开发部长横关亘)。采用此次的开发评估板,能够快速开发出配备DMP图形IP内核的SoC用FPGA样机(功能验证)和软件等。

  

 

  图3:显示车载导航仪地图数据的演示(点击放大)

  

 

  图4:在任天堂3DS上配备了演示用应用软件(点击放大)

  两家公司使用此次的FPGA开发评估板进行了两种演示。一种是面向电视会议系统等显示照片缩略图的演示(图1、图2),另一种是显示车载导航仪地图数据的演示(图3)。两种演示均在FPGA开发评估板配备的Virtex-6 LX760T上安装了3D图形处理IP内核“SMAPH-S”,用FPGA来执行绘图。FPGA在50MHz下运行。在这两种演示中,绘图都非常顺利。此外,DMP还使用任天堂便携式游戏机“任天堂3DS”配备的演示用应用软件进行了演示,目的在于更清晰地展示图形IP内核的绘图性能等(图4)。“在经任天堂允许后,我们在任天堂3DS上安装了演示用应用软件”(DMP)。另外,任天堂3DS采用了DMP的PICA200。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分