Cadence射频集成电路解决方案

描述

内容提要

1Cadence 经过优化的完整射频流程,现包含最新AI 驱动的 Virtuoso Studio,以支持台积电 N16 毫米波、N6RF 和 N4PRF 设计参考流程

2双方的共同客户正在积极使用 TSMC PDK 进行设计

3Cadence 和 TSMC 的此次最新合作将加速移动、5G 和 WiFi-7 无线应用领域的创新

楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布与台积电(TSMC)合作将新推出的 Cadence Virtuoso Studio 集成到 TSMC N16 毫米波设计参考流程和 N6RF 设计参考流程中,并增加了对 N4PRF 设计参考流程的支持。Cadence 和 TSMC 的合作由来已久,此番合作进展将为双方的共同客户带来诸多好处,他们现在可以获取完整的 N16、N6 和 N4PRF 制程射频设计参考流程,为移动、汽车、医疗保健和航空航天市场的雷达、5G 和 WiFi-7 无线应用开发经过优化且高度可靠的新一代 RFIC 设计。目前,双方的共同客户已开始在射频集成电路设计项目中使用上述设计参考流程和相应的 TSMC 工艺设计套件(PDK)。

Cadence RFIC 解决方案支持 TSMC 的先进制程,其自动化功能可帮助客户加速开发关键射频功能并将其集成到设计中。该解决方案支持射频设计的各个方面,包括无源器件建模、辅助版图自动化设计和电磁(EM)仿真。

最新版 Cadence Virtuoso Schematic Editor 也支持上述流程,有助于大幅提升设计生产力。此外,这些流程还实现了Cadence EMX Planar 3D Solver 和 Quantus Smart View 工具之间的无缝集成,可进行全电路提取,无需重复计算寄生效应。在制程节点之间迁移原理图时,这些流程提供了增强功能,可以使用用途映射进行智能器件缩放。通过用途映射,设计人员可以捕捉器件的用途,以便在制程迁移时根据器件在电路中的功能进行正确缩放。此外,新的高级结果审查器便于设计人员深入洞察设计数据,如管理工艺角仿真、实现设计对中以及电路优化。该流程还包括 Cadence Virtuoso ADE Suite 和集成的 Spectre X Simulator 及 RF Option。

“我们与 Cadence 的合作由来已久并且成果颇丰,双方始终以助力客户提高生产力和创新能力为目标,提供一流的设计流程,简化并加速先进 IC 的开发,”TSMC 设计基础设施管理事业部负责人 Dan Kochpatcharin说道,“通过将 Cadence 技术集成到我们先进的射频设计流程中,客户将能够满足市场对新一代 RFIC 产品的需求,为移动、5G 和 WiFI-7 应用提供低功耗、高性能的设计。”

“TSMC 和 Cadence 的客户面临巨大的压力,他们必须快速开发射频 IC 设计,满足市场对 5G 和其他无线连接技术不断上涨的需求,”Cadence 高级副总裁兼定制 IC 与 PCB 事业部总经理 Tom Beckley表示,“我们与 TSMC 密切合作,更新了射频参考流程,从而充分利用我们最新推出的 Virtuoso Studio 的强大功能。我们不断倾听双方共同客户的意见,了解他们的实际设计需求,根据反馈调整流程,确保他们能够及时交付领先的设计。”

Cadence 射频集成电路解决方案支持 Cadence 智能系统设计(Intelligent System Design)战略,助力实现系统级芯片(SoC)的卓越设计。

关于 Cadence

Cadence 是电子系统设计领域的关键领导者,拥有超过 30 年的计算软件专业积累。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续九年名列美国财富杂志评选的 100 家最适合工作的公司。

审核编辑:汤梓红

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分