做好FPGA设计需要掌握哪些知识

可编程逻辑

1364人已加入

描述

成为一名说得过去的FPGA设计者,需要练好5项基本功:仿真、综合、时序分析、调试、验证。

需要强调的一点是,以上基本功是针对FPGA设计者来说的,不是针对IC设计者的。对于IC设计,我不懂,所以不敢妄言。

对于FPGA设计者来说,练好这5项基本功,与用好相应的EDA工具是同一过程,对应关系如下:

仿真:Modelsim, Quartus II(Simulator Tool)

综合:Quartus II (Compiler Tool, RTL Viewer, Technology Map Viewer, Chip Planner)

时序:Quartus II (TimeQues t Timing Analyzer, Technology Map Viewer, Chip Planner)

调试:Quartus II (SignalTap II Logic Analyzer, Virtual JTAG, Assignment Editor)

验证:Modelsim, Quartus II(Test Bench Template Writer)

掌握HDL语言虽然不是FPGA设计的全部,但是HDL语言对FPGA设计的影响贯穿于整个FPGA设计流程中,与FPGA设计的5项基本功是相辅相成的。

对于FPGA设计者来说,用好HDL语言的可综合子集可以完成FPGA设计50%的工作——设计编码。

练好仿真、综合、时序分析这3项基本功,对于学习HDL语言的可综合子集有如下帮助:

通过仿真,可以观察HDL语言在FPGA中的逻辑行为。

通过综合,可以观察HDL语言在FPGA中的物理实现形式。

通过时序分析,可以分析HDL语言在FPGA中的物理实现特性。

对于FPGA设计者来说,用好HDL语言的验证子集,可以完成FPGA设计另外50%的工作——调试验证。

搭建验证环境,通过仿真的手段可以检验FPGA设计的正确性。

全面的仿真验证可以减少FPGA硬件调试的工作量。

把硬件调试与仿真验证方法结合起来,用调试解决仿真未验证的问题,用仿真保证已经解决的问题不在调试中再现,可以建立一个回归验证流程,有助于FPGA设计项目的维护。

审核编辑:汤梓红

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分