堆叠硅片互联技术_SSI构架分析

FPGA/ASIC技术

197人已加入

描述

 

  赛灵思打造了堆叠硅片互联(SSI)技术。该技术在无源硅中介层上并排连接着几个硅切片(有源切片),该切片再由穿过该中介层的金属连接,与印制电路板上不同 IC 通过金属互联通信的方式类似。通过这种技术,赛灵思让器件的发展步伐超过了摩尔定律的速度。

  在堆叠硅片互联(SSI)技术中分为2.5D堆叠技术和3D堆叠技术。

  赛灵思全球高级副总裁,亚太区执行总裁汤立人 (Vincent Tong)指出:

  3D芯片堆叠的概念已经提出了很多年,但是如何实现3D芯片一直是产业在探讨的难题,目前2.5D芯片堆叠技术在4至5年内会日趋成熟,应用方面会延续很久。而3D芯片堆叠技术的开发应用则需要数十年的时间。而赛灵思能完成2.5D芯片堆叠,也是得益于其独特7系列独特的架构,这种架构可以支持FPGA进行方便的伸缩,如果没有这种独特的架构,很难采用这种堆叠互联技术。”

  所谓2.5D芯片堆叠技术是指在无源器件上堆叠有源芯片,也就是在Passive上堆叠Actice,是主动芯片和被动芯片的堆叠;而3D芯片堆叠技术是指在有源芯片上堆叠有源芯片,是主动芯片和主动芯片的堆叠。赛灵思打造的2.5D堆叠技术是在无源硅中介层上并排几个硅切片(有源切片),该切片再由穿过中阶层的金属连接,中介层在每个芯片间提供10000多个高速互联,这与PCB上不同IC通过金属导线互联通信类似,这个架构的特点是,Vitex7-2000T虽然有4个切片组成,但设计人员功过赛灵思的设计工具可以将其看作一款大型FPGA进行操作和开发。

  这种构架有极大的优势,器件只是堆叠而成的,中间只是通过金属导线互联,这样构架师在设计时可以方便清晰的设计所需要的产品,而且采用这种构架,会节约很大一部分空间,架构师可以根据需要再增添所需要的器件。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分