海思Hi3566V100 I2C硬件设计要点

描述

上一期我们介绍了 【基于深度学习 2D 人脸识别的NXP i.MX 8M Shark 方案】,本期将给大家推出海思硬件设计系列:Hi3566V100 I2C 硬件设计要点。

一、前言

Hi3566V100 是一颗面向车载行车记录仪、驾驶员状态监控等领域推出的高性能、低功耗的 Camera SoC。Hi3566V100 内核为 Cortex A7 MP2 @792MHz,支持双路 1080p@30fps H.265/H.264 编码。

二、Hi3566V100 I2C 原理设计思路

Hi3566V100 有 8 组 I2C 接口,接口信息见如下表格,设计时重点注意电压域:

表格 1:

海思

  1. 建议 I2C0、I2C1 用于Camera Sensor 配置,它们与 SPI0 接口复用。

海思

▲ 图 1 I2C0、I2C1 在 SoC 端接线图

海思

▲ 图 2 I2C0、I2C1 在 Camera 端接线图

三、PCB 设计思路

I2C 走线长度一般要求小于 25inch,如果在 fast 模式建议小于 15inch,走线过长容易引起 EMI 问题。

走线拓扑结构建议采用菊花链结构。

I2C 建议跟模拟信号分开走线,有条件的情况下用地线隔离。

以上便是 Hi3566V100 I2C 硬件设计要点的全部内容。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分