近日,业界领先的电子设计自动化解决方案提供商Cadence宣布与Intel代工厂达成重要合作,共同开发并验证了一项集成的先进封装流程。这一流程将利用嵌入式多晶粒互连桥接(EMIB)技术,有效应对异构集成多芯粒架构日益增长的复杂性,为高性能计算(HPC)、人工智能和移动设备计算等领域的设计空间带来革命性的进步。
EMIB技术作为此次合作的核心,为设计团队提供了一种创新的解决方案,使得从早期系统级规划、优化和分析能够无缝过渡到DRC实现和物理签核,而无需进行数据格式的转换。这一技术的引入,不仅简化了设计流程,还大大提高了设计效率,为设计团队节省了大量宝贵的时间和资源。
Cadence与Intel代工厂的此次合作,意味着Intel的客户将能够充分利用这一先进的封装技术,加速其在高性能计算、人工智能和移动设备计算等领域的设计创新。通过采用EMIB技术,设计团队将能够更好地应对多芯粒架构的复杂性,实现更高效的芯片集成和更出色的性能表现。
此外,这一先进的封装流程还将有助于缩短复杂多芯粒封装的设计周期。在过去,由于数据格式的转换和流程的不连贯,设计团队往往需要花费大量时间在数据转换和流程衔接上。而现在,通过Cadence与Intel代工厂的合作,设计团队将能够直接利用EMIB技术,实现从系统级规划到物理签核的无缝过渡,从而大大缩短设计周期,提高设计效率。
全部0条评论
快来发表一下你的评论吧 !