高速电路信号完整性分析与设计目录

PCB制造相关

212人已加入

描述

  目录

  1. 绪论

       1.1 问题的提出

      1.2 国内外研究现状及动态

      1.3 本书主要内容

  2. 高速信号完整性的基本理论

      2.1 基本电磁理论

      2.2 高速电路的基本知识

      2.3 信号完整性的基本概念

  3 高速逻辑电路分析

      3.1 高速TTL电路

      3.2 高速CMOS电路

      3.3 ECL逻辑电路

      3.4 LVDS器件与电路

      3.5 高速逻辑电路使用规则

  4 高速信号的反射分析

      4.1 信号反射的机理

      4.2 产生反射现象的因素

      4.3 抑制反射的一般方法

  5 高速信号的串扰分析

      5.1 串扰产生的机理

      5.2 影响串扰的因素

      5.3 高速信号的串扰分析

      5.4 串扰的仿真分析

  6 高速信号的开关噪声分析

      6.1 同步开关噪声的概念

      6.2 同步开关噪声分析

      6.3 降噪电路的设计

      6.4 降低开关噪声的措施

  7 高速信号的时序分析

      7.1 共同时钟同步的时钟分析

      7.2 源时钟同步的时序分析

      7.3 时钟驱动器

      7.4 时钟抖动

      7.5 PCB布板与时序设计

  8 高速信号的EMC分析

      8.1 电磁兼容中的接地技术

      8.2 电磁兼容中的屏蔽技术

      8.3 电磁兼容中的滤波技术

      8.4 PCB板中的电磁兼容

  9 高速信号的电源完整性分析

      9.1 电源完整性概述

      9.2 电源分配系统设计

      9.3 电源系统中电路板设计

      9.4 电源系统的杂讯干扰

  10 信号完整性仿真分析模型

      10.1 IBIS模型的语法结构

      10.2 IBIS模型的建立途径

      10.3 IBIS模型的验证方法

      10.4 IBIS模型的应用举例

      10.5 IBIS模型与信号完整性的关系

  11 基于信号完整性的高速PCB仿真设计

      11.1 高速PCB设计概述

      11.2 高速电路的端节设计

      11.3 高速电路的差分设计

  12 信号完整性分析常用工具

      12.1 常用仿真工具概述

      12.2 APSIM仿真软件

      12.3 ADS仿真软件

      12.4 SERNADE仿真软件

      12.5 HYPERLYNX仿真软件

      12.6 CADENCE仿真软件
 

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分