五项功能可提升边缘端嵌入式AI性能

描述

AI 驱动型系统正催生指数级算力需求,使得在紧凑的空间和功率限制内设计嵌入式应用变得更具挑战性。设计人员需要支持嵌入式 AI 系统中的所有计算阶段,而无需添加额外器件。这正是全新 AMD 第二代 Versal AI Edge 系列自适应 SoC 的用武之地。

 

灵活、实时的传感器输入和数据预处理

1

利用世界领先的可编程逻辑改善响应时间

第二代 Versal AI Edge 系列自适应 SoC 旨在通过可编程逻辑快速采集和处理各种数据和传感器输入。设计人员可以使用可编程逻辑为特定功能定制硬件,从而实现无缓存确定性数据处理,有助于缩短执行时间。

推理结果的高性能后处理

2

处理复杂的决策和控制算法

第二代 Versal AI Edge 系列器件中的增强型集成 CPU 系统旨在提供较之第一代器件至高 10 倍的标量处理能力1。现在,您可以针对自动驾驶、工业智能相机分析、医疗成像等展开设计 ,无需独立 CPU 的板卡空间和功率。

以强劲性能实现 ASIL D/SIL 3 等级

3

利用内置冗余和硬化 IP 实现安全目标

第二代 Versal AI Edge 系列自适应 SoC 使设计人员能够在 APU/RPU 上实现高至 100K DMIPS 算力的 ASIL D/SIL 3 级别功能安全2。可编程片上网络( NoC )和集成的 DDR5/LPDDR5X 内存控制器能提供内置冗余,以维持功能安全。

针对新出现的安全威胁的灵活应变能力

4

确信您的系统始终受到保护-无论当今还是未来

第二代 Versal AI Edge 系列器件包括硬化的安全 IP,类似一个全新的应用安全单元,可提供内置保护功能。AMD Versal 器件还以其可编程逻辑而闻名,令设计能够快速适应以满足随时间推移不断涌现的安全需求,而无需部署新的硬件。

单芯片智能性减少器件数量

5

以一颗器件实现占板面积与功率目标

通过在单器件中实现预处理、AI 推理和后处理,AMD 第二代 Versal AI Edge 系列自适应 SoC 能够降低或消除对额外处理器、PCIe 或 I/O 集线器、配套 FPGA 以及安全微控制器的需求。这样的架构避免了多芯片解决方案的开销,进而带来了更小的系统占用空间、较低的系统时延并缩短了设计时间。

发挥单芯片异构计算的力量

借助专为在嵌入式系统中执行而构建的单器件来支持每个计算阶段。

进一步了解第二代 Versal AI Edge 系列自适应 SoC 如何助力您满足系统要求,同时节省功耗和板卡空间。

1.基于 AMD 内部对第二代 Versal AI Edge 系列和第二代 Versal Prime 系列处理系统组合的 DMIPS 合计总值的硅前性能估算,配置为 8 个 2.2 GHz 下的 Arm Cortex-A78AE 应用核心和 10 个 1.05 GHz 下的 Arm Cortex-R52 实时核心,对比已发布的第一代 Versal AI Edge 系列和 Versal Prime 系列处理系统的总 DMIPS。第二代 Versal AI Edge 系列和第二代 Versal Prime 系列运行条件:最高可用速率等级、0.88V PS 工作电压、分离模式运行、最大支持运行频率;第一代 Versal AI Edge 系列和 Versal Prime 系列运行条件:最高可用速率等级、0.88V PS 工作电压、最大支持运行频率。实际 DMIPS 性能在最终产品上市时将有所不同。截至 2024 年 2 月的性能预测。( VER-027 )

2.基于 AMD 内部对第二代 Versal AI Edge 系列和第二代 Versal Prime 系列处理系统中应用处理单元( APU )的 DMIPS 合计总值的硅前功能安全目标和性能估算,配置为 8 个 2.2 GHz 下的 Arm Cortex-A78AE 应用核心。运行条件:最高可用速率等级、0.88V PS 工作电压、分离模式运行、最大支持运行频率;第一代 Versal AI Edge 系列和 Versal Prime 系列运行条件:最高可用速率等级、0.88V PS 工作电压、最大支持运行频率,所有 APU 核心均在锁步模式下运行。实际 DMIPS 性能在最终产品上市时将有所不同。( VER-028 )

 

审核编辑:刘清
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分