可编程阵列逻辑(PAL)的输出结构及器件命名规则

简单PLD

6人已加入

描述

  电子发烧友网核心提示:可编程阵列逻辑(PAL)是一种简单的PLD。本文由电子发烧友网小编给大家介绍PAL的输出结构以及PAL器件的命名规则。

  1.PAL的输出结构

  可编程阵列逻辑(PAL)是一种与项可编程、或项固定结构的可编程结构,为能方便实现各种逻辑结构功能,其输出结构通常有很多种结构,并且每种结构有一类期间与之相对应。下面是组合逻辑电路中常用的集中输出结构:

  固定输出结构

  固定输出结构是可编程器件中最简单的输出结构,其输出就是或阵列的输出,可以实现简单的组合逻辑电路的功能,如下图所示:

 PLD 
图1 固定输出结构

  异步I/O输出结构

  上面简单的固定输出结构只能实现简单的组合逻辑功能,如果希望实现其输出端既可以当输入端使用,又可以作为输入端正使用,这是上面的电路就无法实现该功能,这就需要用到异步I/O输出结构,如下图所示:

PLD  
图2 异步I/O输出结构

  从图上可以看出当其中的三态门的使能端为0时,其三态门处理高阻状态,其内部的输出与I/O线隔离,这时I/O可作为输入来使用;而当三态门的使用能端为1时,其I/O为输出,这时内部的逻辑功能不仅输出端I/O端,还反馈到其内部编程矩阵,这可以实现各种须带反馈的电路,从而减少电路的外部连接,如在RS触发器电路及各种带级联的电路。

  带异或门的输出

  带异或门的输出端加上了一个异或门,这个异或门的加入使得电路的构成发生了变化,如果一个逻辑函数需要的与项个数非常多(如一个四输入的函数,其与项的个数最多为16个),如果用反函数来实现时,发现其与项的个数较少(是16减去原函数的与项个数),异或门具有一个特点:当输入端的一个输入为0时,其输出等于另一个输入;而当输入端中的一个固定为1时,其输出为另一个输入的非。这异或门的引入使得用原函数实现函数困难时可以通过反函数加以实现。

PLD

  2.PAL器件的命名规则

  PAL器件的命名与其输入、输出脚数,输出结构有关,下图给出了其命名规则:

PLD

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分