接口/总线/驱动
摘要:使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑资源很少,运行速率很高,基本可以满足所有设计需要。
现如今,随着电子技术和通信技术的飞速发展,电路设计对存储器的要求也越来越高,其主要体现在对存储器的容量和存储操作速度两个方面。鉴于此,JEDEC定义了DDR2 SDRAM技术标准,其以低能耗、低发热量、高密度以及高频率成为了现代存储技术的核心器件。DDR2自身的工作频率可以达到667MHz,几乎可以满足所有电路设计的要求。而这也使得整个电路设计的频率瓶颈出现宰了用户设计部分与DDR2存储器之间的逻辑上,主要是因为DDR2本身的结构特性是的DDR2的操作时许很复杂苛刻。而这之间的部分又主要分为DDR2存储控制器和用户接口部分。现如今已经有了很多的厂家在生产DDR2存储控制器,其中以Xilinx公司设计的ddr2存储控制器效率最高使用最为广泛,该存储控制器的单独操作频率非常高,完全不会影响DDR2存储器的操作,因此这又将整个电路系统的频率瓶颈缩小到用户接口部分。用户接口的设计有很多种方案,而FPGA以其高速度、丰富的片上资源、灵活地设计以及简单方便的调试特性成为i额了用户接口设计的必然选择。下面是原文目录及部分截图,原文详情:基于FPGA的DDR2 SDRAM存储器用户接口设计
1 DDR2存储器应用的一般模式
2 用户接口设计
3 仿真验证
4 改进
5 结论
全部0条评论
快来发表一下你的评论吧 !