Cadence推出硅验证的全新高性能数据转换器IP产品系列

IP核设计

4人已加入

描述

  【中国,2013年10月17日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布推出一套超快速、低功耗的模拟知识产权(IP)产品,设计用以实现下一代高速有线和无线通信应用。对于进行新出现的高速协议开发的设计师来说,这些新产品能独一无二地满足他们的需要。这些高速协议包括WiGig (802.11ad)(运行于60 GHz频段,数据吞吐率可高达7Gbps)、LTE及LTE Advanced等。

  数据转换器产品家族易于集成、可验证性强,包括:

  · 7位3GSPS双模数转换器和数模转换器

  · 11位1.5GSPS双模数转换器

  · 12位2GSPS双数模转换器

  数据转换器IP可以很容易对数据转换器IP核进行组合,形成一套完整的模拟前端(AFE)IP解决方案。Cadence IP系列可满足有线/无线通信、基础设施、图像处理、软件无线电等领域关键应用的需求。

  “由于能够将Cadence 数据转换器 IP很容易地集成到先进的制程节点,避免了‘芯片外’工作,并让设计师能充分利用将数字和模拟内容同时纳入同一复杂的片上系统所带来的系统优势。”Cadence IP集团高级副总裁Martin Lund表示。“这可以转化为更长的电池使用时间、更少的发热、以及更低的系统整体成本。”

  “Cadence模拟高速IP产品系列将实现并推动WiGig (802.11ad)在移动设备上的使用率增长,打开面向新市场及‘物联网’ 的发展之门,”Semico Research Corp.高级市场分析师Richard Wawrzyniak表示,“WiGig的吞吐量和速度很大程度上取决于接口中使用的模数转换器和数模转换器的数据采样率。Cadence模拟IP提高了这些采样率,这样就打破了器件对非CMOS或较老制程节点的依赖,并能实现比原来高得多的性能。”

  模数转换器IP核采用并行连续近似阵列(SAR)体系结构进行开发,产生极快且可缩放的采样率。通过独特的实现及内置的背景自动校准,达到高实际有效位(ENOB)值,从而产生更为精确的转换和一致的性能。Cadence IP具有的特性包括差分数据输入、基准及时钟脉冲发生器、内部偏移校正、及用以改进电源抗扰度的稳压器等。

  数模转换器IP核采用电流转换架构,并包含一个数字多路复用器和FIFO,这样可以很容易集成到片上系统。数模转换器包括数字增益控制及所有必要的参考电路。

  所有IP都包含多电平省电模式(以进一步节约能耗)、内置模拟测试总线(实现设计可测试性)、以及单端CMOS或差分电流模式逻辑(CML)时钟输入(以获得灵活的时钟接口)。

  Cadence IP在需要时可为通信系统提供匹配的双通道,使实现变得简单并降低风险,并达到标准CMOS制程目标,使制造变得容易。

  Cadence 28纳米Data Convertor IP系列今已上市。除数据转换器外,Cadence还提供包括接口、存储器、SerDes及其他模拟IP在内的一整套28纳米IP产品组合。

  关于Cadence全新模拟IP产品系列的更多信息,请点击:http://www.cadence.com/analogipsuite.aspx?CMP=pr101013_AnalogIP

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分