DDR布局方法对比

FPGA/ASIC技术

201人已加入

描述

  点对点的拓扑结构布局: (处理器或者FPGA外接一颗芯片)

  内存芯片尽量靠近控制器

  串联匹配电阻靠近控制器放置

  并联匹配电阻靠近内存芯片

  一驱多的拓扑结构布局:

  (1) 内存芯片贴在同一面。建议fly-by拓扑,并联匹配电阻放置在最后一个内存芯片的末端。

  芯片芯片

  (2)两个内存芯片完全对贴 。两片内存芯片信号质量一样且信号质量最好,最节省空间,这种完全对贴的设计在DIMM上已经很成熟的应用。 在T点采用VTT上拉。

  但是两个内存芯片完全对贴,两个DDR的热量在同一个点进行叠加。热量比单芯片高一些。如果环境温度比较恶劣,可能会超过芯片规格。

  芯片

  (3)错位的正反贴布局方式。能节省一部分空间,走线方法简单,可测试性较好。末端匹配电阻需要放置在最后一个内存芯片后边。从空间节约效果上来说不如“正反对贴”

  芯片

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分