电源设计过程中的EMI抑制要素讲解

EMC/EMI设计

1249人已加入

描述

  EMI电磁干扰一直是一个让设计者们困惑不已的问题。大部分电路设计终究都会需要考虑电磁干扰的问题,而电磁干扰是否合格将关系到产品能够最终上市。因此设计者们都希望在设计制造过程中就能最大程度上的降低EMI,本文就将对如何通过抑制EMI来降低电源的干扰来进行讲解。

  

  EMI抑制

  用于降低来自开关模式电源转换器设计的辐射EMI之替代方法而面临着其他的难题。一种传统方法是在电源解决方案周围增设EMI屏蔽,其将在金属外壳内包含一个EMI场。然而,EMI屏蔽会增加设计复杂性、尺寸和成本。在开关节点上(VSW)布设一个RC减振器电路可帮助减小电压尖峰和后续的振铃。可是增设一个减振器电路将降低工作效率,从而增加功率耗散,导致环境温度和PCB温度升高。

  最后一种对策是采取优良的PCB布局方案,包括使用局部低ESR陶瓷去耦电容器,并为所有的大电流通路采用简短的PCB走线间隔,以最大限度地抑制寄生效应,不过代价是增加了工程设计时间并延缓了产品的上市进程。总的说来,为了同时满足尺寸、效率、热耗散和EMI规格要求,工程师必需具备丰富的电源设计经验并做出艰难的权衡取舍,特别是在高输入电压、高输出功率应用中(原因如上所述)。为了评估折衷策略和设计一款符合EMI标准并满足所有系统要求的电源转换器,电路设计人员常常需要花费大量的时间和精力。

  通过以上的介绍可以看到,如果想要达到完美的EMI抑制效果,需要工程师拥有非常全面的电源知识,并且能够为了达到抑制电磁干扰的目的而权衡利弊牺牲掉一些其他的性能,即便最终顺利完成也需要耗费设计者大量的时间和精力。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • emi

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分