易于工程实现的脉冲信号实时测频算法

FPGA/ASIC技术

205人已加入

描述

脉冲信号是现代雷达主要采用的信号形式,脉冲信号频率测量是雷达侦察中不可或缺的环节,对雷达对抗起着重要的作用。数字化处理是雷达对抗系统发展的趋势之一,常用的数字测频方法包括过零点检测法、相位差分法、快速傅里叶变换( FFT) 法和现代谱估计法。其中FFT 法工程可实现性强,实时性好,且适用于宽带侦收,因此在工程中得到广泛应用

本文以时宽较短( 0. 2 ~ 1 μs) 的正弦波脉冲信号为研究对象,分析了传统FFT 测频法的不足之处,从工程应用角度分析了提高测频精度的改进方法,并提出了基于FPGA 的全数字实现流程。

1 FFT 测频

信号x( t) 经过数字化采样后为x( n) ,n = 0,1,2,…,N - 1 ,为对其进行频谱分析,进行离散傅里叶变换( DFT) ,将信号从时域转换到频域,如式( 2)所示:

脉冲

DFT 实现时采用的快速算法即是FFT,经FFT处理后,信号的频率分辨率为:

式中,fs为采样率,设信号的时宽为T ,则信号的点数为T × fs,信号的频率分辨率可表示为:

可见,FFT 测频的频率分辨率只与信 号时宽有关,根据谱线的最大值来换算信号的频率,如果信号的频率正好落在一根谱线上,得到的频率测量结果是准确的,而在多数情况下,信号频率落在两根谱线之间,由最大值谱线位置反映的频率不再准确,最大测频误差为Δf /2 。

脉冲是雷达最常采用的信号形式,根据需要,雷达有时会采用脉内带调制的信号类型,例如相位编码、线性调频等,对于此类复杂信号可采用各种信号处理方法将其转化为普通正弦波信号,因此正弦波脉冲的测频方法具有通用性。根据上文分析结果,对于时宽较长的脉冲,采用FFT 测频法易于实现较高测频精度,满足设备指标要求。但是对于短脉冲,例如一个0. 2 μs宽的脉冲,根据式( 3) ,理论能达到的测频精度只有2. 5 MHz,难以满足侦察要求。

2 补零技术

补零是指在进行FFT 运算之前在时域数据的尾部添加一些零,并使总的时域数据点数保持为2 的幂次方。由于补零不增加任何新的信息,所以并不改变频谱形状和频率分辨率,补零只是在原始点数的FFT 结果中内插了一些频率分量。对于点数较少的FFT 结果,在大多数情况下,从中找到峰值比较困难,也很难观察到频谱的细微结构。而补零之后,功率谱的峰值位置可以较清晰的显露出来,有助于提高对主瓣峰值频率分量进行精确定位的能力,由此提高测频精度。

补零技术的缺点是额外增加了处理量,补零越多,处理时间也就越长。此外,对于存在噪声的情况,补零也不能改善信噪比,存在频谱峰值点定位错误的可能,造成测频误差增大。

3 插值FFT 测频方法分析

3. 1 插值FFT 频率估计原理

插值FFT 估计频率方法利用真正的频谱峰值两侧的2 根FFT 谱线,求其幅度比值,建立一个以修正频率为变量的方程,解方程得到修正频率值,对FFT 最大谱线位置进行校正,以实现对信号频率更高精度的估计,如图1 所示。相比上节补零的方法,不必增加FFT 的长度以及由此带来的运算处理量,只需从FFT 结果中找出两个点就足够。

脉冲

图1 矩形窗频谱函数

在图1 中插值频率校正即求出矩形窗谱主瓣中心与相邻谱线的横坐标差,对于谱线位置x 、x + 1 ,其矩形窗谱函数为sinc 函数,表示为f( x) ,频谱值为yx 、yx+1,矩形窗谱函数和频谱值已知,可构成一方程如下:

在图1 中, sinc 函数以峰值横坐标为零点 ,频率修正值δ = - x ,只要根据式( 4) 求解出x ,即可得到频率修正值。

对矩形窗谱函数归一化,求模可得:

带入式( 4) ,得到:

脉冲

 

式中 ,α = yx /yx+1 。实际应用中,已知FFT 谱峰最大值位置k1,相邻次大值位置k2,频率分辨率Δf ,利用修正频率值校正频率可得:

当k2 = k1 + 1 时,取加号; k2 = k1 - 1 时,取减号。

3. 2 噪声条件下性能分析

以上对插值FFT 频率估计法进行了理论分析,实际应用中,不可避免的会有背景噪声,本小节将在加性高斯白噪声背景下,通过仿真分析插值FFT 频率估计法的性能。

设定仿真参数,信号采样率fs为1 280 MHz,脉冲宽度0. 2 μs,频率分别设f1为102. 4 MHz,f2为100. 4 MHz,按照10 dB信噪比加入高斯白噪声。

以信号频率f1进行仿真,连续测频1 000次,仿真结果如图2 所示。由图可知,最大测频误差不超过300 kHz。

脉冲

图2 测频误差变化图

以信号频率f2进行仿真,连续测频1 000次,仿真结果如图3 所示。由图3 可知,最大测频误差超过1 MHz。

脉冲

图3 测频误差变化图

由以上结果易知,噪声背景下的插值法测频误差与频率位置的选取有关,准确的说,是与实际频率位置偏离FFT 谱线的距离,即与频率修正值δ 大小有关。一般情况下,FFT 幅度最大值k1和相邻次大值k2都位于矩形窗函数的主瓣内,当实际频率位置位于k1 、k2中间附近时,信号向两边泄漏的能量都较多,在一定信噪比下,使得k1 、k2电平均大于噪声电平,确保了k2位置不会找错,这对应了图2 的情况。而当δ 值接近0 时,较多信号能量集中在k1处,k2处幅度较小,而最大谱线相邻另一侧的幅值k3由于受噪声影响,与k2幅度接近,因此会造成最大谱线相邻的次大谱线位置找错,导致式( 7) 中加或减符号错误,使得测频结果出现较大误差,对应了图3的情况。可见,在噪声背景下,插值FFT 测频法有局限性,即只有在δ 值大于某一阈值时,才能达到较理想的测频精度。

3. 3 加窗性能分析

为抑制频谱泄漏,进行FFT 之前常对采样数据进行加窗处理。抑制泄漏的同时,加窗会使得频谱主瓣加宽。对于插值FFT 法求频率,无论频谱最大值偏离实际FFT 谱线距离远近,最大值及其相邻两侧谱线都被包含在主瓣之内,在一定信噪比条件下,次大值不会趋近于噪声电平,使得抗噪声性能增强。

加窗后频率校正值仍随k1 、k2幅度大小变化,但变化规律不再依据sinc 函数,文献[7]给出了几种窗函数对应的频率校正计算公式,当选用时,计算式较易于实现。对采样数据加Hanning 窗,利用k1和k2的比值α 带入窗函数,经推导可得:

利用α 估计频率修正值δ 的解析式如下:

校正频率的方法如式( 10) 所示。

设定仿真参数,信号采样率、脉冲宽度不变,仍按照10 dB信噪比加入高斯白噪声。连续测频1 000次,频率f1仿真结果如图4 所示,频率f2仿真结果如图5 所示。

脉冲

图4 测频误差变化图

脉冲

图5 测频误差变化图

由仿真结果 可知,最大测频误差不超过500 kHz。加窗处理后,在常规信噪比条件下,次大值方向错误的概率大大降低,由此造成的频率估计误差已可以忽略。

4 实现过程

加汉宁窗插值FFT 测频的实现框图如图6 所示。整个算法可在一片FPGA 中实现,采样数据进入FPGA 后,与汉宁窗数值相乘,汉宁窗值可预先存储在FPGA 内ROM 中,以查表方式读出。加窗后的数据进入FFT 模块进行流水处理,得到信号的频谱结果,对频谱结果进行峰值搜索,并与检测门限比较,判断是否存在信号,当频谱峰值大于检测门限时,找出峰值位置相邻幅度较大的谱线位置,按照式( 8) 经过插值换算,得到频率估计值。

脉冲

图6 加窗插值FFT 测频 实现框图

式( 10) 中存在除法计算,实现时可将除法转化为先对除数求倒数,再与被除数相乘的过程,利用FPGA 中丰富的RAM 资源,求倒计算利用查表完成。除此之外,运算只由常规加、乘组成,便于FPGA 实现。

5 测试结果

某宽带侦察接收机,指标要求适应脉冲宽度0. 2 ~ 1 000 μs,测频误差不大于500 kHz。实现时信号检测与频率测量由FPGA 硬件完成,算法采用定点实现,频率的分辨率设为15. 625 kHz。测频结果送出至软件显示,误差单位为kHz,取整。根据要求设置信号幅度在接收机实测灵敏度以上3 dB,频率选择在1 001 ~ 1 003 MHz和200 kHz步进,脉冲宽度分别设为1 μs、0. 5 μs和0. 2 μs。测试结果如表1 所示。

表1 雷达信号测频精度测试结果

脉冲

可见在不同频率、不同脉 宽时测频最大误差均小于500 kHz,满足指标要求。

6 结束语

论述了一种易于工程实现的脉冲信号实时测频算法,与传统方法相比可以达到更高的测频精度。经过试验证明,可以满足目前常规雷达侦察接收机的指标要求,可应用于目标为脉冲信号的电子对抗系统,具有较高的应用价值。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分