EMC/EMI设计
随着实时信号处理的速率不断加快,数字电路系统的时钟频率也随之增加。同时,半导体工艺的改进,也使得电路系统中信号边沿速率提升到ns级甚至更高的级别。快速的信号边沿变化使得电路信号产生振铃、反射、串扰、地弹等许多信号完整性问题。而且,这个问题越来越严重。随着电路中器件和芯片工作环境的恶化,电源受到的影响非常严重,电源系统的电磁兼容性设计变得更加富有挑战性。研究电源系统的电磁兼容性设计非常有必要而且非常紧迫。
国家标准GB/T4765—1995《电磁兼容术语》对电磁兼容所下的定义:“设备或系统在其电磁环境中能正常工作且不对该环境中任何事物构成不能承受的电磁骚扰的能力。”
电源干扰的复杂性原因之一是包含了许多可变的因素。首先,电源干扰可以以“共模”或“差模”方式存在,这是根据电磁干扰噪声对于电路作用的形态来进行划分的,如图1所示。任何电路中都存在共模和差模电流。共模和差模电流决定了传播的电磁能量的大小。如果给定一对导线,一个返回参考平面,那么这两种模式中至少有一种将会存在,但通常是共存。一般来说,差模信号携带数据或有用信息,而共模信号是差模信号的负面效果,不包含有用信息,是辐射的主要,解决起来相当的麻烦。
图1共模与差模干扰示意图
造成电源干扰复杂性的第二个原因是干扰表现的形式很多,从持续期很短的尖峰干扰直至电网完全失电,其中也包括了电压的变化(如电压跌落、浪涌和中断)、频率变化、波形失真(包括电压和电流的)、持续噪声或杂波,以及瞬变等。我们根据国内外的抗扰度测试的一系列标准和实际应用中常常出现的问题,总结了电源干扰的常见起因,如表1所示。
从电磁兼容标准来说,电磁干扰基本上被分成传导噪声和辐射噪声。这也是一种直观分类,一种是接触性的干扰,一种是非接触性。电磁干扰就其实际作用于电路的机理有四种传输方式:传导耦合,电磁场耦合,磁场耦合和电场耦合,如图2所示。
图2耦合方式
因为直流稳压电源既是一个敏感器件也是一个噪声源,因此我们就有如下的滤波策略:一个是对电源系统的前端入口处进行滤波。因为外界对电源系统的影响基本上都是通过入口的电源线引入到电源系统中的。无论是传导噪声,还是辐射噪声都是会耦合到电源线上。因此,该处的滤波要精心处理。二是电源系统的出口,一般来说,这里不应该有太多问题,因为我们选择和设计电源时,都要基于一定的参数和性能指标。但是为了解如何能够达到最佳的电源性能,需要考虑出口的滤波性能。
如图3所示是对所有可能噪声干扰路径的噪声抑制的方法。这就分成两种方法,一种是EMI滤波器,一种是屏蔽。屏蔽更多是涉及到机壳整体的机械结构设计,往往对系统的布局布置有更多考虑。从电路设计的角度,我们更多的是要考虑EMI滤波器。因为更为广泛的干扰都是从线路上溢出或是从线路上的耦合中产生的,因此在线路上的滤波对辐射的抑制效果更明显一点。
图3抗干扰措施
电源系统的板级电磁兼容设计
在电源设计中的一个重要环节就是电源系统的板级电路设计问题,这也是从电源技术的选择、电源架构的搭建、电源器件的定型,以及电源滤波的设计等一系列的概念设计(原理设计)问题走向了最终的物理实现(PCB 设计)的过程。
在设计数字电路系统中,我们要通过电源分配系统(Power Distribution System)达到两个基本的目的:为数字信号转换提供稳定的电压参考,为所有逻辑器件分配电源。
在实际的电路设计中,要达到这两个目的已经越来越复杂了。在高速数字电路系统中,信号完整性问题变得非常的突出。一个非常重要的问题就是电源分配系统的轨道塌陷(Rail Collapse)。由于电源技术呈现出低电压、开关电源开关频率高频化等一些不利于解决信号完整性的状况,电源完整性被作为一个新的研究方向被提了出来。
通常电源完整性问题主要有两个途径来解决:优化电路板的层叠设计及布局布线和增加去耦电容。下面主要介绍增加去耦电容的方法。
去耦电容就像是靠近需求点的能量存储器一样。通过在器件附近的电源和地之间添加去耦电容,可在快速突发周期内来提供独立于电源的能量,通过足够的储量保证所需要的电压对于一个给定的电流 I,纹波电压或电压降可以用公式(1)表述:
公式(2)说明了吸取电流导致的电压降V。正如大多数的CMOS电路,IC只有在晶体管开关时才会汲取电流。这意味着当IC开关时就汲取电流,会产生一个电压降而造成电源分布系统的电源纹波噪声。进一步看,随着处理器速度的增加,纹波噪声也会由于更多的逻辑状态吸收电流而相应的大量增加。
随着电路系统时钟频率的增加,很多情况就不能按照理想的电容器来考虑了。一个实际的电容不论是陶瓷电容还是电解电容,都可以被简化成一个串联RLC的模型。一个电容模型包括自身的电容C,还包括了等效的串联电感 ESL 和等效串联电阻ESR这两个重要的参数。这个串联模型的阻抗幅值是:
等效串联电阻和等效串联电感都是实际电容的寄生参数。
电容的谐振频率为:
在这一谐振频率上,电容可达到最小的阻抗。去耦就是利用电容在一定的频率范围内,特别是在谐振频率附近,电容能够对外呈现一个较低的阻抗(尽管可能是容性或者感性),为该频率范围内的噪声在电源和地之间提供一个阻抗的通路,从而确保IC电源的稳定。
现在让我们定性的查看一下数字电源分布系统的ESL的效应。
公式(5)说明了电流I的变化会造成电源分布系统电压V的下降。在大多数的CMOS电路中,IC在晶体管开关的时候汲取电流,这就意味着当IC开关,电流上就有一个变化,这就导致电源分布系统中的纹波。正如前所证明的,PDS中的纹波会造成系统的错误。要减少高频下的这些错误,就要尽可能的使用最低ESL的去耦电容。从公式(6)可以很明显地看出来,ESL的减少会带来电压V的减小,即是纹波电压的减小。
对于ESR来说也是同样的,如果要更有效的对一个电源分布系统去耦,使用一个ESR尽可能小的电容会更有效果。为了便于说明,我们将实际的寄生电阻ESR写到公式(2)中:
这就意味着不管电容怎样增大,ESR都会产生电压降。在实际应用中,我们必须增加电容值并减小ESR以尽可能的减小电源分布系统的纹波噪声。同时,公式(2)和(7)表述了在高频的情况下,大电容不会对减少电压降有太大的作用。反而,公式(6)表明减小感抗比较增大电容有更明显的效果。
在低频范围(几十MHz),电容呈现容性,高电容(并且有着低的ESR)将会有助于减少纹波噪声。添加去耦电容可以在一个特定的频率内减小纹波电压:
其中,dt等于最慢的瞬态电流的上升时间(低频)。假设有一个2A的瞬态电流,电压整流模块会在15μs内响应。电源分布系统1.8V的电源供电电压保持在5%的范围内。需要的大电容估算是:
显然,要找到333μF的陶瓷电容是并不容易的。设计者必须找到一个合适的电容,对其进行并联放置以达到所需要的电容和目标阻抗。添加电容的ESL不在去耦中起到主要的作用,但是设计者还是应该尽可能选择比较小的值,这样能够在比较宽的频率范围内减少阻抗。这样有助于减少板上的去耦电容的数量。
在高频(几百MHz)范围内,采用减少寄生电感的方式比提高电容值更有效一些。限制最大的电感量可以使纹波电压达到最小:
其中,dt是瞬态电流的最快上升时间。假设一个2A的电流有着1ns的上升时间,电源分布系统保证1.8V电源供电5%以内的纹波。允许的电感量估算如下:
现在要找到一个ESL为45pH的表贴陶瓷电容还是比较困难的,普通的表贴电容的寄生电感还是nH级的。反之来说,设计者要想达到这一电感量和目标阻抗,首先要选择一个寄生电感足够小的电容(在较高频率的去耦方面,电容量的选择并不起到首要的作用,但是假如给定了最低的ESL,我们必须选择最高的可能容值。因为这样能够在较宽的频率范围内减小阻抗值)。足够数量的低电感电容必须被并联放置,但是往往需要放置的电容比电路板空间所允许的更多。
在印制电路板上,芯片-盘垫-走线所形成的环路电流所造成的电感则大得多。连接去耦电容到电源轨道的走线电感要比电容上的寄生电感明显要大。通常的经验数据是走线电感为10nH/in.。因此当其被安装到这种高电感的安装结构中,一个低电感电容的高频去耦性能会显著的降低。普通的表贴电容的ESL基本都是nH级的,而走线、焊盘设计所带来的寄生电感的增加要比电容自身的 ESL 明显得多。在现在的高频去耦应用中,最小化环路电感也是至关重要的。一种最小化环路电感的方式是减少环路区域的大小。对布局来说,将电源轨道走得越近越好,甚至是将电源轨道走在IC之下,这样就可以减少环路区域的面积。尽管如此,对高频去耦来说,其性能还是会受限于走线和电源轨道的电感。通过使用过孔在盘垫中的方式,环路电感还可以进一步的降低。
在最优的盘垫设计下,主导电感的是过孔和电容的高度。过孔就像是一个天然的电感线圈一样。过孔的电感值正比于其长度和直径。通过一个过孔(8mil)穿过60mil的电路板连接一个去耦电容能够增加1nH的电感。此外,电流传送的垂直距离会增加环路的大小从而增加电感量。最优的盘垫设计和最小化电容顶部到电源和地层的距离,这样和去耦电容相关的电感就被减到最小。
电源分布系统的低阻抗设计是保证电源系统稳定和系统电磁兼容性的重要因素。当然,电源分布系统设计问题并不止包括低阻抗设计、去耦电容这些问题,更有多电源层的排布、电源层面的分割与隔离,以及电源层面的20H原则,等等。
全部0条评论
快来发表一下你的评论吧 !