直播预告|智算时代,如何通过 N-Trace 助力 RISC-V 性能优化

描述

 

RISC-V N-Trace(基于 Nexus 的跟踪)是针对 RISC-V 体系结构的调试和跟踪技术。该技术通过定义一个跟踪编码器组件,并建立在广为人知的 Nexus IEEE-ISTO 5001 标准之上。RISC-V 国际基金会成立了 N-Trace 工作组,该工作组的目标是利用被广泛使用且有着良好文档支持的 IEEE-ISTO 5001 Nexus 跟踪标准,将其作为针对 RISC-V 架构的等效解决方案的基础,专门用于支持 RISC-V ISA 内核、Harts 以及 SoC/MCU 设计的跟踪功能。


 

2024 年 RISC-V 北美峰会上,RISC-V 国际基金会正式通过 N-Trace 标准规范。该标准的发布,可以为高性能计算提供性能分析,提升系统性能;为安全关键系统提供验证,保证系统代码检测覆盖,为各场景的开发带来提升。同年早些时候,RISC-V 欧洲峰会上已有关于 RatifiedN- Trace Specification 的相关系统性分享,大家也可以点击视频了解更多。 


 

截至目前,RISC-V 跟踪有三个基本规范:

  • RISC-V N-Trace (基于 Nexus 的跟踪)规范
  • RISC-V 跟踪控制接口规范
  • RISC-V 跟踪连接器规范

早在 2022 年,玄铁团队就与劳特巴赫针对 RISC-V CPU 调试展开合作。劳特巴赫是调试和跟踪工具领域的全球领导者,自 RISC-V 基金会成立以来一直是其战略成员,为 RISC-V 调试标准以及未来的 RISC-V E-Trace 和 N-Trace 跟踪标准作出了重要贡献。在 2024 年的 RISC-V 欧洲峰会上,劳特巴赫以 "RISC-V 调试变得简单" 为题,展示了 TRACE32 调试和跟踪工具如何在复杂情况下为开发人员提供支持,并向工程师及开发者展示了如何利用正确的工具和调试策略克服异构场景中的任何调试挑战、解释如何使用单个调试接口和单个 debug probe 同时调试 RISC-V 和其他架构的内核,以深入了解整个嵌入式系统。

本期直播我们有幸邀请到来自劳特巴赫的曹龑,与达摩院玄铁团队高级技术专家尚云海、玄铁团队技术服务专家金先哲一同与大家探讨 N-Trace 助力 RISC-V 性能优化方案。 大家有机会能够全面了解玄铁处理器调试系统、玄铁从 Debug 到 Trace 的玄铁 CPU 进化之路,以及为应对持续增长的智算需求,双方如何通过 N-Trace 释放玄铁处理器调试潜能,更好地进行产品优化,从而服务市场。


直 播 信 息

 

直播主题智算时代,如何通过 N-Trace 助力 RISC-V 性能优化直播时间 2025 年 1 月 16 日(周四)19:00直播平台 21ic 电子网、XuanTie玄铁视频号

体系结构


体系结构

 

 

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分