AD9516-3 14路输出时钟发生器,集成2.0GHz VCO技术手册

描述

概述
AD9516-3提供多路输出时钟分配功能,具有亚皮秒级抖动性能,并且片内集成锁相环(PLL)和电压控制振荡器(VCO)。片内VCO的调谐频率范围为1.75 GHz至2.25 GHz。也可以使用最高2.4 GHz的外部VCO/VCXO。
数据表:*附件:AD9516-3 14路输出时钟发生器,集成2.0GHz VCO技术手册.pdf

AD9516-3具有出色的低抖动和相位噪声特性,可极大地提升数据转换器的性能,并且也有利于其它相位噪声和抖动要求严苛的应用。

AD9516-3提供6路LVPECL输出(分为三对)、4路LVDS输出(分为两对)和8路CMOS输出(每路LVDS输出对应两路)。LVPECL输出的工作频率达1.6 GHz,LVDS输出的工作频率达800 MHz,CMOS输出的工作频率达250 MHz。

每对输出均有分频器,其分频比和粗调延迟(或相位)均可以设置。LVPECL输出的分频范围为1至32。LVDS/CMOS输出的分频范围最高可达1024。

AD9516-3提供64引脚LFCSP封装,可以采用3.3 V单电源供电。将电荷泵电源(VCP)与5V电压相连时,可以使用外部VCO,它需要更宽的电压范围。独立的LVPECL电源可以为2.5 V至3.3 V(标称值)。

AD9516-3的额定工作温度范围为−40°C至+85°C标准工业温度范围。

应用

  • 低抖动、低相位噪声时钟分配
  • 10/40/100 Gb/s网络线路卡,包括SONET、同步以太网、OTU2/3/4
  • 前向纠错(G.710)
  • 为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟
  • 高性能无线收发器
  • 自动测试设备(ATE)和高性能仪器仪表

特性

  • 低相位噪声锁相环(PLL)
    片内VCO的调谐频率范围为1.75 GHz至2.25 GHz
    可选外部VCO/VCXO,最高达2.4 GHz
    1路差分或2路单端基准输入
  • 6对1.6 GHz LVPECL输出
    每对输出共用1至32分频器和粗调相位延迟
    加性输出抖动:225 fs均方根值
    通道间偏斜成对输出小于10 ps
  • 4对800 MHz LVDS时钟输出
    每对输出共用两个1至32级联分频器和粗调相位延迟
    加性输出抖动:275 fs均方根值
  • 上电时所有输出自动同步
  • 提供手动输出同步
  • 64引脚LFCSP
  • 欲了解更多特性,请参考数据手册

框图
pll

时序图
pll

引脚配置描述
pll

pll

典型性能特征
pll

操作理论

工作配置

AD9516可以通过多种方式进行配置。这些配置必须通过加载控制寄存器来设置。每个部分或功能必须通过在相应的控制寄存器中设置适当的位来单独编程。

高速时钟分配 - CLK/外部VCO > 1600 MHz

AD9516的上电默认配置会关闭PLL,并设置输入路由,使CLK/{CLK}}输入通过VCO分频器(2分频 - 2/3分频 - 3/4分频 - 5/6分频)连接到分配部分,从而实现外部输入的直通。这是一种高达2400 MHz的分配模式。可以应用于通道分频器的最大频率为1600 MHz;因此,更高的输入频率在到达通道分频器之前必须被降低。这种输入路由也可用于较低的输入频率,但最小混频分频比为2,以避免通道分频器出现最小值。

启用PLL时,此路由还允许使用频率小于2400 MHz的外部VCO或VCXO,且不使用内部VCO,内部VCO作为预分频器直通并通电。外部VCO/VCXO直接馈入PFD。

表21中显示的寄存器设置是默认值。这些寄存器在电源开启或复位后设置。如果寄存器的内容因之前的编程而改变,在电源开启或复位后,这些寄存器也可以有意设置为这些值。

在大约寄存器0x01写入后,程序值将生效。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分