概述
MAX9394/MAX9395由一个2:1复用器和一个1:2解复用器以及环回电路组成。复用器部分(通道B)接受两路低压差分信号(LVDS)输入,产生单路LVDS输出。解复用器部分(通道A)则接受单路LVDS输入,产生两路并行的LVDS输出。MAX9394/MAX9395的环回模式可将通道A输入连接到通道B输出,并将选定的通道B输入连接到通道A输出。
数据表:*附件:MAX9394 复用器和解复用器技术手册.pdf
三个LVCMOS/LVTTL逻辑输入控制着输入和输出之间的内部连接,其中一个用于通道B的复用器部分(BSEL),其余两个用于通道A和B的环回控制(LB_SELA和LB_SELB)。各差分输出对具有独立的使能输入以增加设计的灵活性。
对于未加驱动的输入或者当共模电压超过规定范围时,失效保护电路强制输出位于差分低状态。MAX9394为HSTL、LVDS和其他以地为参照的差分输入提供高电平的输入失效保护检测。MAX9395为CML、LVPECL和其他以VCC为参照的差分输入提供低电平的失效保护检测。
极低的91psP-P (最大)伪随机码序列(PRBS)抖动保证了高速链路的可靠通信,这些链路对定时误差十分敏感,特别是那些结合了时钟和数据恢复或者串行器和解串器的系统。高速切换性能可保证1.5GHz的工作速度和低于87ps (最大)的通道间偏差。
LVDS输入和输出符合TIA/EIA-644 LVDS标准。LVDS输出可驱动100Ω负载。MAX9394/MAX9395采用32引脚的TQFP,可工作在扩展工业级温度范围(-40°C至+85°C)。
应用
特性
典型操作电路
典型操作特性
引脚描述

详细说明
低压差分信号(LVDS)接口标准为在受控阻抗介质上进行点对点通信提供了一种信令方法,该标准由美国国家标准协会(ANSI)TIA/EIA - 644 定义。LVDS 使用比其他通信标准更低的电压摆幅,在降低电磁辐射和系统对噪声敏感度的同时,实现了更高的数据速率并降低了功耗。
MAX9394/MAX9395 高速、低功耗 2:1 多路复用器和带环回功能的 1:2 解复用器,可在本地输入和远程信号源之间进行信号冗余切换,以实现存储应用。这些器件为两个远程接收器选择并缓冲单个本地输出信号。
多路复用器部分(通道 B)接受两个差分输入,并生成单个 LVDS 输出。解复用器部分(通道 A)接受单个差分输入,并生成两个并行 LVDS 输出。MAX9394/MAX9395 的独特之处在于,环回模式将通道 A 的输入连接到通道 B 的输入,并将所选输入连接到通道 B 的输出。LB_SELA 和 LB_SELB 引脚可独立控制每个通道的环回模式。
三个 LVCMOS/LVTTL 逻辑引脚控制输入与输出之间的内部连接,一个用于通道 B 的多路复用部分(BSEL),另外两个用于通道 A 的环回控制(LB_SELA 和 LB_SELB)。每个差分输出引脚的独立使能输入为电路设计提供了额外的灵活性。
输入故障保护
MAX9394/MAX9395 的差分输入具备内部故障保护功能。故障保护电路会在输入未被驱动,或者共模电压超出规定范围时,强制将差分输入设为低电平状态。MAX9394 为 LVDS、HSTL 及其他以地为参考的差分输入提供高电平输入故障保护。MAX9395 为 LVPECL、CML 及其他以 VCC 为参考的差分输入提供低电平输入故障保护。
选择功能
BSEL 用于选择要通过 OUTB(对于 LB_SELB = GND 时)或通过 OUTA(对于 LB_SELA = VCC 时)传输的差分输入对。LB_SEL 控制每个通道的环回功能。将 LB_SELA 连接到 GND 可启用通道 A 的环回功能。环回功能会将通道 A 的输入路由到通道 B 的输出。有关逻辑电平设置,请参见表 1 和表 2,以总结输入/输出路由情况。
使能功能
EN 逻辑输入用于启用或禁用每组差分输出。将 EN_0 连接到 VCC 可启用 OUT_0/OUT_0 差分输出对;将 EN_0 连接到地可禁用该差分输出对。禁用时,差分输出对会呈现差分故障低状态。
应用信息
差分输入
MAX9394/MAX9395 的输入接受任何符合差分信令标准的共模电压范围内的差分信号。故障保护功能会在输入未被驱动,或者共模电压超出规定范围(对于 MAX9394,VCM ≥ VCC - 0.6V 或 VCM ≤ 0.6V;对于 MAX9395,VCM 未连接或 VCM ≥ VCC)时检测到差分输出低状态。如需 MAX9394,可将未使用的输入连接到 VCC;如需 MAX9395,可将其连接到 GND。
全部0条评论
快来发表一下你的评论吧 !