概述
AD9542的10个时钟输出与最多四个输入基准电压源之一同步。数字锁相环(DPLL)可减少与外部基准电压源相关的时序抖动。借助数字控制环路和保持电路,即使所有参考输入都失效,也能持续产生低抖动输出信号。
AD9542采用48引脚LFCSP (7 mm × 7 mm)封装,额定温度范围为−40°C至+85°C。
请注意,在整篇数据手册中,多功能引脚(如SDO/M5)由整个引脚名称或引脚的单个功能表示;例如M5即表示仅与此功能相关。
数据表:*附件:AD9542双路DPLL、四路输入、10路输出、多服务线路卡时钟转换器和抖动清除器技术手册.pdf
应用
特性
功能框图
引脚配置描述

典型性能特征
工作原理
概述
AD9542提供与所选(活动)参考时钟在相位和频率上直接相关的时钟输出,但抖动特性由系统时钟、DCO和模拟输出PLL(APLL)决定。AD9542支持多达四个参考输入和输入频率,范围从2 kHz到750 MHz。该器件有两个数字PLL。
每个DPLL都有一个可编程数字环路滤波器,可极大地减少从活动参考输出的抖动,并且这四个DPLL可以相互独立运行。AD9542支持手动和自动混频功能。在混频状态下,AD9542会继续提供输出,就好像系统时钟存在一样。混频输出频率是输出频率在过渡到混频状态之前历史记录的时间平均值。该器件提供手动和自动参考切换功能,当活动参考降级或完全失效时可用。
AD9542包含一个系统时钟乘法器和两个DPLL,每个都级联有自己的APLL。
输入信号首先进入DPLL,DPLL执行抖动消除和大部分频率转换。每个DPLL都有一个48位DCO输出,产生162 MHz至350 MHz范围内的信号。
DCO输出进入APLL,APLL将信号倍频到2.424 GHz至3.323 GHz(通道0)或3.323 GHz至4.040 GHz(通道1)的范围。经过2分频后,该信号被发送到时钟分配部分,由32位Q分频器和输出驱动器进行分频。通道0有六个输出,通道1有四个输出。
XOA和XOB输入为系统时钟提供输入。这些引脚可接受20 MHz至300 MHz范围内的频率,或25 MHz至52 MHz范围内的晶体连接,直接跨接在XOA和XOB引脚上。系统时钟为频率监控器、DPLL和内部切换逻辑提供时钟。
AD9542有五个差分输出驱动器。五个输出驱动器中的每一个都有一个专用的32位可编程Q分频器。
每个差分驱动器可配置为500 MHz,可配置为带外部上拉电阻的CML驱动器,或带外部下拉电阻的HCSL驱动器。有三种驱动强度:
参考输入物理连接
两对引脚(REFA/REFAA和REFB/REFBB)为每个差分对的接收器提供参考。用户可以将每个差分对重新配置为两个单端参考输入。为适应具有缓慢上升沿和下降沿的差分信号和单端输入接收器,采用迟滞。迟滞可防止接收器断开连接或浮动输入导致无法振荡。
配置为差分操作时,输入接收器可交流耦合或直流耦合。如果输入接收器配置为直流耦合LVDS模式,输入接收器能够接受直流耦合LVDS信号。接收器可内部偏置以处理交流耦合操作;不过,内部没有50 Ω或100 Ω端接。
全部0条评论
快来发表一下你的评论吧 !