概述
HMC7044B 是 [HMC7044]的修订版本,是一款高性能、双环路、整数 N 抖动衰减器,能够为具有并行或串行(JESD204B 和 JESD204C 类型)接口的高速数据转换器执行参考选择和超低相位噪声频率生成。在 HMC7044B 中,温度和电源电压等边缘情况下的输出相位对齐得到了改善。HMC7044B 具有两个整数模式 PLL 和重叠片上 VCO,它们可通过 SPI 选择,具有分别约 2.5 GHz 和 3 GHz 的宽调谐范围。该设备旨在满足 GSM 和 LTE 基站设计的要求,并提供广泛的时钟管理和分配功能,以简化基带和无线电卡时钟树设计。HMC7044B 提供 14 个低噪声和可配置输出,可灵活地与许多不同的组件(包括数据转换器、现场可编程门阵列 (FPGA) 和混频器本振 (LO))连接。
HMC7044B 的 DCLK 和 SYSREF 时钟输出可配置为支持信号标准,例如 CML、LVDS、LVPECL 和 LVCMOS,以及不同的偏置设置,以抵消不同的电路板插入损耗。
数据表:*附件:HMC7044B支持JESD204B和JESD204C的高性能、3.2GHz、14输出抖动衰减器技.pdf
应用
框图
引脚配置描述

典型性能特征
典型应用电路
详细框图
全部0条评论
快来发表一下你的评论吧 !