概述
ADF4150结合外部电压控制振荡器(VCO)、环路滤波器和外部基准频率使用时,可实现小数N分频或整数N分频锁相环(PLL)频率合成器。
它能够与外部VCO器件配合使用,且与ADF4350软件兼容。VCO频率可进行1/2/4/8或16分频,因此用户可以产生低至31.25 MHz的RF输出频率。对于要求隔离的应用,RF输出级可以实现静音。静音功能既可以通过引脚控制,也可以通过软件控制。
所有片内寄存器均通过简单的三线式接口进行控制。该器件采用3.0 V至3.6 V电源供电,不用时可以关断。
ADF4150采用4 mm × 4 mm封装。
数据表:*附件:ADF4150小数N 整数N分频PLL频率合成器技术手册.pdf
应用
特性
框图
时序特征
引脚配置描述

典型性能特征
电路描述
参考输入部分
参考输入级如图14所示。SW1和SW2通常是闭合的开关,SW3通常是断开的开关。当启动掉电模式时,SW3闭合,SW1和SW2断开。这确保了在掉电期间**REF_{IN}**引脚不会有负载。
图14. 参考输入级
射频N分频器
射频N分频器可在锁相环(PLL)反馈路径中实现分频比。该分频比由INT、FRAC和MOD值决定。
图15. 射频整数分频器
INT、FRAC、MOD和R计数器关系
INT、FRAC和MOD值与R计数器配合,能够生成间隔为鉴频鉴相器(PFD)频率分数倍的输出频率。更多信息请参见“射频合成器——实例”部分。
射频压控振荡器(VCO)频率(RF_{OUT})公式为:
[ RF_{OUT}=f_{PFD}times(INT+(FRAC/MOD)) ] (1)
其中:
PFD频率(f_{PFD})公式为:
[ f_{PFD}=REF_{IN}timesfrac{(1 + D)}{(Rtimes(1 + T))} ] (2)
其中:
整数N模式
如果FRAC = 0且寄存器2中的DB8(LDF)位设为1,合成器将在整数N模式下运行。寄存器2中的DB8(LDF)位应设为1,以实现整数N模式下的数字锁定检测。此外,如果将抗锯齿脉冲宽度减小到3ns,可实现更低的相位噪声。此模式对分数N应用无效。
R计数器
10位R计数器可对输入参考频率(REF_{IN})进行分频,以产生PFD的参考时钟。允许的分频比范围为1至1023。
鉴频鉴相器(PFD)和电荷泵
鉴频鉴相器(PFD)对R计数器和N计数器进行计数,并输出与两个计数器之间的相位和频率差成比例的信号。图16是PFD的简化示意图。
图16. PFD简化示意图
PFD包含一个可编程延迟元件,用于设置抗锯齿脉冲的宽度。此脉冲可确保PFD转换功能中不存在死区,并提供一致的参考杂散电平。
全部0条评论
快来发表一下你的评论吧 !