概述
ADF4113HV是一款整数N分频频率合成器,内置高压电荷泵(15 V)。该频率合成器旨在配合具有高调谐电压(最高15 V)的电压控制振荡器(VCO)使用。通常采用有源环路滤波器来实现高调谐电压,但ADF4113HV电荷泵可以直接利用无源环路滤波器来驱动高压VCO。ADF4113HV可以用来在无线接收机和发射机的上变频和下变频部分实现本振。它由低噪声数字鉴频鉴相器(PFD)、精密高压电荷泵、可编程参考分频器、可编程A和B计数器以及双模预分频器(P/P+1)组成。
简单的三线式接口控制所有片内寄存器。该器件采用2.7 V至5.5 V电源供电,不用时可以关断。
数据表:*附件:ADF4113HV高压电荷泵、PLL频率合成器技术手册.pdf
特性
框图
时序特征、
引脚配置描述
典型性能特征
电路说明
参考输入部分
参考输入级如图14所示。SW1和SW2通常处于闭合状态(在图14中为NC)。SW3通常处于断开状态(在图14中为NO)。当启动掉电模式时,SW3闭合,SW1和SW2断开。这确保了在掉电时参考引脚不会有负载。
图14. 参考输入级
射频输入级如图15所示。其后接一个两级限幅放大器,以生成预分频器所需的电流模式逻辑(CML)时钟电平。
图15. 射频输入级
预分频器(P/P + 1)
与A计数器和B计数器一起,双模数预分频器(P/P + 1)能够实现较大的分频比N,计算公式为:
N = BP + A
双模数预分频器以CML电平工作,它从射频输入级获取时钟信号,并将其分频到适合CMOS A计数器和CMOS B计数器处理的频率。预分频器是可编程的,软件中可将其设置为8/9、16/17、32/33或64/65。它基于同步4/5核心。
A计数器和B计数器
A计数器和B计数器(采用CMOS工艺)与双模数预分频器配合,可在锁相环(PLL)反馈回路中实现较宽范围的分频比。当预分频器的输出频率为200 MHz或更低(对于(AV_{DD} = 5V) )时,这些计数器可正常工作。因此,对于2.5 GHz的射频输入,预分频器值16/17有效,但8/9无效。
脉冲吞咽功能
A计数器和B计数器与双模数预分频器配合,能够生成间隔为参考频率除以R的输出频率。压控振荡器(VCO)频率的计算公式为:
其中:

R计数器
14位R计数器可对输入参考频率进行分频,以产生送往鉴频鉴相器(PFD)的参考时钟。分频比范围从1到16,383 。
全部0条评论
快来发表一下你的评论吧 !