AD9831直接数字频率合成器波形发生器技术手册

描述

概述
此DDS器件是一款数控振荡器,在单个CMOS芯片内集成了一个相位累加器、一个SINE查找表以及一个10位数模转换器,提供相位调制和频率调制两种调制能力。

最高支持25 MHz时钟速率。频率控制精度可达40亿分之一。调制通过并行微处理器接口载入寄存器来实现。

利用关断引脚就可以从外部控制关断模式。该器件采用48引脚TQFP封装。
数据表:*附件:AD9831直接数字频率合成器波形发生器技术手册.pdf

特性

  • 3 V/5 V电源
  • 25 MHz时钟速度
  • 片内正弦查找表
  • 片内10位DAC
  • 并行加载
  • 关断选项
  • 无杂散动态范围(SFDR):72 dB
  • 功耗:125 mW (5 V)
  • 功耗:40 mW (3 V)
  • 48引脚TQFP封装

框图
波形发生器

时序特征
波形发生器

引脚图
波形发生器

应用

AD9831具备的功能使其适用于调制应用。该器件可用于执行简单的调制,如频移键控(FSK)。更为复杂的调制方案,如高斯最小移频键控(GMSK)和正交相移键控(QPSK),也可通过AD9831来实现。

在FSK应用中,AD9831的两个频率寄存器会被加载不同的值,其中一个频率代表频移空间频率,另一个则代表标记频率。数字数据流中的FSELECT引脚会使AD9831在这两个值之间对载波频率进行调制。

AD9831有四个相位寄存器,这使该器件能够实现相移键控(PSK)。在PSK调制中,载波频率的相位会发生偏移,偏移量与输入到调制器的比特流相关。四个移位寄存器的存在,简化了数字信号处理器(DSP)与AD9831之间所需的交互。

频率和相位寄存器可按需连续写入。最大更新速率等于主时钟(MCLK)的频率。不过,如果在新字加载前,选定的寄存器已加载了6个MCLK周期,就会有延迟,模拟输出也会相应改变。

AD9831也适用于信号发生器应用。鉴于其低电流消耗特性,该器件适用于可用作本地振荡器的应用。此外,该器件在±3.3 V电源下能充分运行。因此,在对电流消耗有要求的便携式应用中,AD9831是理想选择。

接地与布局

承载AD9831的印刷电路板在设计时,应确保模拟部分和数字部分相互分离并限定在特定区域内。这有助于实现接地层的分离,而这是一种普遍认为能为接地平面提供最佳屏蔽效果的技术。数字接地平面和模拟接地平面应仅在一处连接。对于AD9831而言,是唯一需要进行AGND(模拟地)到DGND(数字地)连接的器件,其AGND引脚和DGND引脚应进行连接。如果在一个系统中,多个器件都需要AGND到DGND的连接,那么连接点应仅设置一个,并且应尽可能在靠近AD9831的位置建立稳定的接地路径。

应避免在器件下方布设数字线路,因为这些线路会引入噪声。模拟接地平面应在AD9831下方铺设,以防止噪声耦合。为AD9831供电的电源线应尽可能宽,以便降低阻抗,并减少电源线上的尖峰噪声。像时钟信号这类快速开关信号,应使用数字接地进行屏蔽,以避免其向电路板的其他部分辐射噪声。

要防止数字信号与模拟信号交叉。电路板两侧的走线应相互垂直,以减少馈通效应。在双层板中,微带线技术通常是最佳选择,但并非总是可行,因为电路板的另一侧往往要专门用于接地平面,而信号则布置在另一侧。

良好的去耦至关重要。AD9831的模拟电源和数字电源相互独立,分别引出,以尽量减少模拟部分与数字部分之间的耦合。所有模拟电源和数字电源都应进行去耦处理,将AGND和DGND分别与0.1 μF陶瓷电容并联10 μF钽电容 。为实现最佳的去耦性能,这些电容应尽可能靠近器件放置,理想情况是紧贴器件。

在使用同一电源为AD9831的AVDD(模拟电源)引脚和DVDD(数字电源)引脚供电的系统中,建议采用系统电源旁路。推荐在AVDD引脚处采用模拟电源去耦,在DGND引脚与DVDD引脚之间采用数字电源去耦。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分