概述
MAX9171/MAX9172单/双路低压差分信号(LVDS)接收器设计用于那些要求高数据速率、低功耗、小尺寸和低噪声的应用。两种器件都支持超过500Mbps的转换速率,工作于3.3V单电源。
MAX9171是单路LVDS接收器,而MAX9172是双路LVDS接收器。两种器件都符合ANSI TIA/EIA-644 LVDS标准,将LVDS信号转换为LVTTL/LVCMOS兼容的输出。当输入处于无驱动的开路、终端匹配或短路时,安全失效特性设置输出为高电平。MAX9171/MAX9172有8引脚SO封装和节省空间的薄型DFN和SOT23封装。
数据表:*附件:MAX9171 MAX9172单 双路LVDS线接收器,带有通道失效保护技术手册.pdf
特性
应用
引脚配置描述

电特性
典型操作特性
静电放电(ESD)保护
所有引脚均集成了ESD保护结构,以防范在处理和组装过程中遇到的静电放电。MAX9171/MAX9172的接收器输入引脚具有额外的保护,可承受 ±13kV 的静电放电而不损坏。这些结构在正常工作以及器件断电时均可抵御ESD。
这些器件的接收器输入按照人体模型(Human Body Model)进行了 ±13kV 保护特性测试。
人体模型
图4a展示了人体模型,图4b展示了其放电时产生的电流波形。该模型由一个100pF的电容组成,充电至ESD测试电压后,通过一个1.5kΩ的电阻向被测器件放电。
应用信息
电源去耦
使用0.1μF和0.001μF的高频表面贴装陶瓷电容对Vcc进行去耦,尽可能将较小值的0.001μF电容靠近器件安装。为实现额外的电源去耦,在电源进入电路的位置放置一个10μF的钽电容或陶瓷电容。
差分走线
输入走线特性会影响MAX9171/MAX9172的性能。使用受控阻抗的PCB走线来匹配电缆特性阻抗,以消除反射并确保噪声以共模方式耦合。将差分走线紧密排布在一起。通过匹配走线的电气长度来减少偏移。
每个通道的差分信号应彼此靠近布线,以抵消外部磁场。在差分走线之间保持恒定距离,以避免差分阻抗出现不连续性。避免90°转弯,并尽量减少过孔数量,以进一步防止阻抗不连续性。
电缆和连接器
传输介质通常具有约100Ω的受控差分阻抗。使用具有匹配差分阻抗的电缆和连接器,以最大限度地减少阻抗不连续性。平衡电缆往往会拾取共模噪声,而LVDS接收器会拒绝共模噪声。
端接
MAX9171/MAX9172需要一个外部端接电阻。端接电阻应与传输线的差分阻抗匹配。端接电阻值在90Ω至132Ω之间,具体取决于传输介质的特性阻抗。
使用MAX9171/MAX9172时,尽量缩短输入端接电阻与MAX9171/MAX9172接收器输入之间的距离。使用单个精度为1%的表面贴装电阻。
电路板布局
对于LVDS应用,建议使用四层PCB,分别用于电源、接地、LVDS输入信号和输出信号。将输入LVDS信号与输出信号分开,以防止串扰。将TDFN封装上的裸露焊盘通过大量过孔连接到PCB接地层。连接裸露焊盘不能替代连接接地引脚。始终将TDFN封装上的引脚5连接到地。
全部0条评论
快来发表一下你的评论吧 !