MAX9320B 1:2差分PECL/ECL/LVPECL/LVECL时钟和数据驱动器技术手册

描述

概述
MAX9320B是一种低扭曲、1:2差分驱动器, 设计用于时钟和数据分配,由一路输入再生2路差分输出。差分输入经过调整后,可以允许单端输入,只需外加基准电压即可。

MAX9320B具有超低传输延迟(208ps)、20ps的器件至器件扭曲和6ps的输出至输出扭曲以及最大30mA的电源电流等特性,使其尤其适合于时钟分配。为与差分PECL和LVPECL信号接口,该器件工作于+3.0V至+5.5V的电源电压,能够实现在3.3V或5V标称电压系统中,进行高性能的时钟或数据分配。而对于差分ECL和LVECL工作方式,该器件工作于-3.0V至-5.5V的电源电压。

MAX9320B以工业标准的8引脚TSSOP和SO封装。
数据表:*附件:MAX9320B 1比2差分PECL ECL LVPECL LVECL时钟和数据驱动器技术手册.pdf

应用

  • 低抖动数据中继器
  • 精密时钟分配
  • 保护开关

特性

  • 改进的MC10EP11D代用产品
  • +3.0V至+5.5V差分PECL/LVPECL工作方式
  • -3.0V至-5.5V ECL/LVECL工作方式
  • 22mA的低电源电流
  • 20ps器件至器件扭曲
  • 6ps输出至输出扭曲
  • 208ps传输延迟
  • 3GHz时最小输出300mV
  • 输入开路时,输出为低电平
  • 2kV的ESD保护(人体模型)

引脚配置描述
时钟

时钟

DC电气特性
时钟

典型操作特性
时钟

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分