概述
MAX9268解串器采用Maxim吉比特多媒体串行链路(GMSL)技术,具有LVDS系统接口,可有效减少引脚数、缩小封装面积,器件可以与任意一款GMSL串行器配合使用,构成完整的数字串行链路,实现高速视频、音频和双向控制数据的传输。
MAX9268采用15m屏蔽双绞线(STP)电缆传输时允许2.5Gbps的最大串行载荷数据速率。该款解串器的最大输出时钟速率可达104MHz (3通道LVDS)或78MHz (4通道LVDS)。串行链路支持QVGA (320 x 240)至WXGA (1280 x 800)甚至更高分辨率的24位色彩显示面板。
数据表:*附件:MAX9268多媒体串行链路解串器,具有LVDS系统接口技术手册.pdf
3通道模式下输出一路LVDS时钟信号以及由LVDS数据(21位)、UART控制信号和I²S音频通道构成的三路信号;4通道模式下输出一路LVDS时钟信号以及由LVDS数据(28位)、UART控制信号、I²S音频通道和辅助控制输出构成的四路信号。标准I²S接口由三路音频输出构成,支持8kHz至192kHz的采样速率和4位至32位的音频字长。内置控制通道在串行器与解串器之间构成100kbps至1Mbps、全双工、差分UART链路。电子控制单元(ECU)或微控制器(µC)可以放置在链路的串行器侧(通常用于视频显示)或者链路的MAX9268侧(通常用于图像检测),也可以放置在以上两侧。此外,控制通道能够使能背光控制、灰度gamma校准、摄像机模块和触摸屏等远端外设的ECU/µC控制。与外设之间的基本模式通信采用I²C或GMSL UART格式。此外,MAX9268还具有旁路模式,采用自定义UART格式实现全双工通信。
GMSL串行器的驱动器预加重功能结合MAX9268的通道均衡器能够有效延长链路距离,提高链路可靠性。扩展频谱功能可降低MAX9268的LVDS输出和控制输出端的EMI。串行输入符合ISO 10605和IEC 61000-4-2 ESD保护标准。
MAX9268的核电源为3.3V,I/O电源范围为1.8V至3.3V。MAX9268采用带有裸焊盘的48引脚TQFP封装(7mm x 7mm),工作在-40°C至+105°C汽车级温度范围。
应用
特性
DC电气特性
典型操作特性
引脚配置描述


框图
详细说明
MAX9268是一款带有LVDS系统接口的解序列化器,采用美信的GMSL技术。它可与任何GMSL序列化器配对,构成完整的数字串行链路,用于联合传输高速视频、音频和双向控制数据。
对于15米或更长的STP电缆,MAX9268的最大串行净荷数据速率为2.5Gbps。解序列化器在3通道模式下的运行频率最高可达104MHz,在4通道模式下最高可达78MHz。运行频率范围支持从QVGA(320 x 240)到WXGA(1280 x 800)及更高分辨率(24比特颜色深度)的多种显示面板。
3通道模式输出一个LVDS时钟、三条LVDS数据线(21比特)、UART控制信号以及一个I²S音频通道(由三个信号组成)。4通道模式输出一个LVDS时钟、四条LVDS数据线(28比特)、UART控制信号、一个I²S音频通道以及控制信号。I²S接口支持8kHz至192kHz的采样率,音频字长为4至32比特。嵌入式控制通道采用全双工、差分10kbps至1Mbps UART链路连接序列化器和解序列化器。ECU或μC可以位于链路的序列化器端(典型用于视频显示)、MAX9268端(典型用于图像传感),或在两端都有。此外,控制通道使ECU/μC能够远程控制外设,如背光控制、图形伽马校正、相机模块和触摸屏。基本模式通信使用I²C或GMSL UART格式与外设进行通信。旁路模式使用自定义UART格式实现全双工通信。
MAX9268的通道均衡功能,结合序列化器的预加重功能,可延长链路长度并增强链路可靠性。扩频时钟可用于降低LVDS和控制输出上的电磁干扰(EMI)。MAX9268的串行输入符合ISO 10605和IEC 61000 - 4 - 2 ESD保护标准。
寄存器映射
微控制器通过内部寄存器配置GMSL序列化器和MAX9268的各种工作条件。默认设备地址存储在寄存器0x00和0x01中(表1)。要写入序列化器或MAX9268的寄存器0x00和0x01,或更改设备地址,都需要先发送设备地址。
全部0条评论
快来发表一下你的评论吧 !