Inphi借助Cadence技术完成7nm全芯片扁平化设计流片

描述

Inphi 是高速数据移动互连领域的领导者,致力于在全球范围内、数据中心之间以及数据中心内部快速传输大数据。

我们在所有先进工艺节点项目中都采用了 Tempus ECO 和 Tempus Signoff。由于设计规模庞大,我们选择运行扁平化静态时序分析 (STA),并充分利用 Tempus 的 DSTA 和 CMMMC 功能。这使得我们的设计人员能够更快地完成签核,从而满足产品上市时间的要求。由于高度的相关性,Tempus 解决方案还能与 Innovus Implementation 更快地收敛,并实现更好的 PPA(功耗、性能、面积)。我们的设计人员可以充满信心地使用 Tempus ECO 和 Signoff 进行签核。——工程副总裁WEIKAI SUN

挑战

●需要在 500GB 内存的机器上进行全芯片扁平化签核。

●在相同的机器上,STA 几乎耗尽所有内存才能完成单个工艺角的分析。

●需要同时运行多种模式和多个工艺角,而非仅单个工艺角。

优势

●将 Tempus ECO 集成到 Innovus Implementation 系统并结合 Quantus 寄生参数提取解决方案,减少了迭代次数。

●尽管大部分功耗优化是在 Genus Synthesis 综合解决方案中完成的,但仍然实现了额外的 5% 功耗降低。

●使用 DSTA 在合理的时间内完成了 CMMMC 的扁平化处理。

CMMMC 具有大约 25 个用于建立时间和保持时间分析的视图,这极大地提高了我们按计划完成流片的效率。

与单工艺角 STA 相比,运行时间缩短了 50% (DSTA CMMMC 运行并生成报告耗时约 10 小时;单工艺角 STA 耗时超过 20 小时)。

●由于 Innovus、ECO 和 Signoff 共享签核引擎,因此具有更好的相关性,从而可以最大程度地缩短设计收敛时间。

●由于具备顶层范围,易于使用,因此能够更快地修复顶层接口,并减少所需的许可证数量。

●在从设计周期开始到流片完成的整个过程中,Cadence 工程师都提供了卓越的支持。

设计

●7nm

●使用 SOCV

●使用 16CPU

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分