Analog Devices Inc. AD9546双通道DPLL 数字化时钟同步器数据手册

描述

Analog Devices Inc. AD9546双通道DPLL数字化时钟同步器结合了数字化时钟技术,可在系统中高效传输和分配时钟信号。AD9546上的数字化时钟支持设计具有良好控制相位(时间)对准的灵活、可扩展的时钟传输系统。AD9546非常适合用于设计网络设备,其必须符合ITU-T G.8273.2 D类IEEE ^®^ 边界时钟的同步要求。此外,数字化时钟还适合用于需要准确地将频率和相位传输到多个用例端点的应用,例如将同步系统参考 (SYSREF) 时钟分配到一系列ADC 通道。

数据手册:*附件:Analog Devices Inc. AD9546双通道DPLL 数字化时钟同步器数据手册.pdf

ADI AD9546双路DPLL数字化时钟同步器支持现有和新兴的国际电信联盟 (ITU) 标准,用于通过服务提供商数据包网络(ITU-T G.8262、ITU-T G.812、ITU-T G.813、ITU-T G.823、ITU-T G.824、ITU-T G.825和ITU-T G.8273.2)提供频率、相位和当日时间。

该器件提供十个时钟输出,可同步到多达八个输入基准电压源中的任何一个。数字锁相环 (DPLL) 可减少与外部基准电压源相关的时序抖动,模拟锁相环 (APLL) 提供带低抖动输出时钟的频率转换。数字控制的环路和保持电路即使在所有基准输入失败时仍可持续产生低抖动输出信号。

AD9546采用48引脚LFCSP (7mm × 7mm) 封装,工作温度范围为-40C至+85C。

特性

  • 数字化时钟传输子系统
  • 9个独立UTS块(时间戳出口端口)
  • 2个独立IUTS块(时间戳入口端口)
  • 双DPLL可同步1Hz到750MHz物理层时钟,可在提供频率转换的同时去除噪声基准电压源的信号抖动
  • 符合ITU-T G.8262和Telcordia GR-253标准
  • 支持Telcordia GR-1244、ITU-T G.812、ITU-T G.813、ITU-T G.823、ITU-T G.824、ITU-T G.825和ITU-T G.8273.2
  • 针对低至50ppb (5 × 10−8) 的频率偏移可进行持续频率监控和基准电压源验证
  • 两个DPLL都配有带有24位可编程模块的24位小数分频器
  • 可编程数字环路滤波器带宽:0.0001Hz至1850Hz
  • 2个独立、可编程辅助NCO(1Hz至65,535Hz,分辨率<1.37 PHZ),适合用于IEEE 1588
  • PTP应用中的版本2伺服反馈
  • 自动和手动保持以及基准电压源切换,实现零延迟、无中断或相位增建
  • 基于可编程优先级的基准电压源切换,支持手动、自动可逆和自动不可逆模式
  • 5对时钟输出引脚,每对都可用作差分LVDS/HCSL/CML或者两个单端输出(1Hz至500MHz)
  • 2个差分或4个单端输入基准电压源
  • 交叉点多路复用器将基准输入与PLL互连
  • 支持嵌入(模块化)输入/输出时钟信号
  • 快速DPLL锁定模式
  • 提供内部功能,将晶体谐振器或晶体振荡器的低相位噪声与TCXO或OCXO的频率稳定性和
  • 精度结合在一起
  • 自动初始化的外部EEPROM支持
  • 1.8V单电源供电,带有内部调节功能
  • 内置温度监控器和警报和温度补偿,可增强零延迟性能

应用

  • 5G计时传输高精度同步
  • 全球定位系统 (GPS)、精密时间协议 (PTP) (IEEE 1588) 以及同步以太网 (SyncE) 抖动清除和同步
  • 光传送网络 (OTN)、同步数字体系 (SDH) 以及宏和小型蜂窝基站
  • 小基站时钟(基带和无线电)
  • Stratum 2、Stratum 3e和Stratum 3保持、去除信号抖动以及相位瞬态控制
  • JESD204B支持模数转换器 (ADC) 和数模转换器 (DAC) 时钟
  • 运营商级以太网

框图

DPLL

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分