PCB布局布线的通关秘籍 焊盘间距选项问题分析

EDA/IC设计

1063人已加入

描述

       在PCB设计中,Design Rule设计规则是关系到一个PCB设计成败的关键。所有设计师的意图,对于设计的功能体现都通过设计规则这个灵魂来驱动和实现。精巧细致的规则定义可以帮助设计师在PCB布局布线的工作中得心应手,节省工程师的大量精力和时间,帮助设计师实现优秀的设计意图,大大方便设计工作的进行。

整个PCB设计都需要遵守规则定义。包括最基本的电气规则(间距,短路断路),布线规则(线宽,走线风格,过孔样式,扇出等),平面规则(电源地平面层连接方式,铺铜连接方式);以及其他常用的辅助规则如布局规则,制造规则,高速设计规则,信号完整性规则等等。在设计完成之后,还可进行规则检查Design Rule Check来重新审视您的设计,看看有无违反规则的情况发生并加以改进和完善。

设计规则方面都有哪些要求和困惑?

       一说到PCB设计规则,总会引起广大设计师的兴趣,也会冒出一大堆关于设计规则方面的问题,要求和困惑。比如,如下疑问各位肯定经常交流,丝毫也不会陌生:

首先,我见过有人的设计规则设置的非常合理,正合我意,请问如何借鉴到我的设计中来?

如何设置不同的安全间距,比如多管脚器件之间的焊盘间距设置小一点?

如何设置铺铜与过孔之间的连接样式,比如直连还是花型连接?

铺铜最好不要铺到板边,这样在以后的使用中可能会出现机械问题。可否设置铺铜与板边之间留有一定空间,比如间距为20mil?

重要网络比如电源和地的线宽如何设置得宽一些?

如何将不同的区域设置不同的规则?

如何使用Query 查询语句来自定义自己个性化的设计规则?

其它…...

本次小技巧将为您介绍Altium Designer新版本对于高密器件内焊盘间距规则的简单处理方法(看官们请注意:之前的版本是没有此选项的。之前工程师布局布线完成后,DRC一检查,高密度器件一片绿!!!管脚太密违反最小间距)。

高密器件内的焊盘间距选项

       对于高密度管脚的元器件来说,器件内焊盘之间的间距一般很小,比如6mil,而整个PCB的最小安全间距设置如果是8mil,那么元器件焊盘的间距明显违反了规则设置。在规则检查时或在线编辑时会一直绿色高亮来显示违规。这种违规显然是不需要处理的,我们应该修正规则设置来消除绿色高亮显示。在原来的处理办法中,是用query语言单独为这个器件定义不同的安全间距规则,并设置为高优先级。在新的版本中,只需要简单的勾选选项即可解决这个问题,即忽略封装内的焊盘间距Ignore Pad to Pad clearance within a footprint。如下图所示。

 

       用此选项勾选非常简便。不需要原来那样用Query语句InComponent('U1') ,然后设置其最小安全间距为6mil,并设为最高间距优先级。  

披星戴月奋战在PCB布局布线第一线的,有智有勇又有谋略的斗战士们,你的行头装备和武器工具是否齐全?用起来可还顺手?法器功能是否运用正常?Altium Designer这款功能强大的设计工具,同样也有许多巧妙机关和妙计补给。请选择你最感兴趣的问题,我们在后续对top popular的问题发放通关秘籍!

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分