开源FPGA硬件|大家一起来“找茬”!就在今晚20:00,原理图公开审核

描述



 

开源FPGA项目自发布以来,得到了众多开发者的关注,涉及工业、通信、车载等多个行业的100+位工程师报名参与设计,并分为:硬件组、FPGA组、Linux组,其中硬件组率先开始启动项目。经过和所有报名硬件组的工程师沟通,最终确定由ID号:闲云(肖工)担任原理图主导设计工程师,负责主板硬件设计;ID号:恒水一(郝工)担任Layout主导设计工程师,负责主板Layout设计。


 

经过一周的设计,闲云(肖工)完成了第一版本原理图,今晚20:00(7月16日)审核原理图啦,诚邀大家一起加入!原理图审核完成以后,我们将开始设计PCB!腾讯会议扫一扫加入我们哦!

开源


 


 

硬件框图
 



 

* 7月6日,相关硬件人员进行了会议讨论,最终确定硬件方案确定如下:

开源
 

1. 电源:外部电源输入采用电源适配器输入,使用电源芯片为FPGA各电源管脚提供对应的电源,并为外设器件供电,电源方案采用矽力杰SQ20953和SQ28704;

 

 

2. 晶振:单端晶振及HSST差分晶振;

 

 

3. DDR3:1颗4Gbit(512MB)的DDR3芯片,DDR3型号采用芯存XCCC256M16EP-EINAY;

 

 

4. Flash:采用XT25BF128FSSIGU-W用于存储位流文件;

 

 

5. HDMI_OUT:FPGA差分管脚连接HDMI输出接口;

 

 

6. UART:采用CH340实现USB转uart;

 

 

7. SFP光口:1个SFP光纤接口,最高速率支持6.6Gbps

 

 

8. PCIE接口:PCIE gen2 x2;

 

 

9. 以太网:实现10/100/1000M Ethernet;

 

 

10. SDI接口:预留1路SDI接口,SDI均衡器采用LMH0344和LMH0302;

 

 

11. JTAG:预留jtag调试接口,标准2.54mm 2*5pin;

 

 

12. LED/按键:预留用户按键及用户LED(数量根据可用管脚数量调整);

 

 

13. PMOD:预留1路PMOD接口(根据可用管脚数量调整);

 

 

14. 40pin扩展IO接口:扩展1路标准PMOD接口,并设计camera link(base)及HDMI_IN转接板,2.54mm 40pin扩展IO接口线序定义参考如下:

开源
 

* 注:40pin扩展IO选用FPGA差分IO,且在对应管脚序号支持两对差分始终输入至FPGA的全局时钟管脚,使板卡接口适配更多扩展模块。




 


 


 

硬件设计会议回放及参考资料
 




 

开源FPGA开发板硬件讨论会议回放请在B站搜UP主小眼睛半导体观看!or 如下链接:

【开源FPGA开发板活动硬件设计讨论会(1)】 https://www.bilibili.com/video/BV1GPGpzAENa/?share_source=copy_web&vd_source=e8e422b1d803952d319bad4c486c7160

 

 

 

开源项目参考资料

 

 

链接: https://pan.baidu.com/s/1pLU8O65bGMeo24zKUUrtYg 提取码: rtd3

 

 

 

 


 


 

项目发起人
 



开源


 


 

配套参考教材
 



开源

由项目发起人Mill(米尔)和紫光同创原厂技术专家共同编写的教材《国产FPGA权威开发指南》作为参考。该书不仅从宏观市场角度分析整个FPGA市场及发展,并从硬件架构原理及软件使用方法多个层面阐述FPGA开发的各个方面,并以紫光同创FPGA的器件特性作为分析案列,深入浅出讲解FPGA技术及原理,并在第八章收录了各个领域FPGA应用方案及具体问题解决方法。全书理论实践相结合,具有极高的理论指导及实战意义,可用于高校理论教学的工具书,亦可用于企业FPGA开发指导。

 

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分