摘要前言
在当今复杂的系统设计中,通过两个或更多高密度阵列连接器或多个细间距连接器将夹层应用中的子卡(有时称为子板)与主板进行配合是非常普遍的做法。为确保最终系统的正常运行,在制造开始前进行公差叠加分析是一种良好的实践。
公差叠加分析的重要性
首先,我们来分析单个连接器的夹层应用。在这种应用中,子卡被假定为自由浮动状态,连接器自身的对齐功能可确保完美对齐,因此不受PCB制造和组装过程公差的影响。
然而,在使用两个或更多连接器的多连接器应用中,机械公差会在任何方向、任何距离上叠加。主板和子卡的板厂公差、设备公差以及最终组装过程的公差都会对累积公差叠加产生影响,并可能影响连接器的功能。
在设计阶段尽早进行预测性分析将确保最终系统的可靠性。
注意事项与建议
从互连的角度来看,研究公差叠加时的最佳起点是通过建立连接器导向中心来确认同一板上连接器之间的最终位置。
一旦确定了导向中心,就可以计算错位。错位值会影响公差分析的可接受极限;即使是轻微的错位也可能显著增加公差叠加和最终组装的引脚对齐难度。
在评估对齐时,除了连接器外,还必须考虑以下相关因素:
焊盘尺寸和位置
回流焊前连接器在焊盘上的放置位置
加工过程中连接器的移动
连接器是否具有自找平或自定心功能
插拔力(配接/分离力)
是否使用定位销或支撑柱
Samtec建议使用支撑柱,因为它们可以消除角度和Z轴的错位影响。然而,最佳实践是将支撑柱放置在尽可能靠近连接器系统的位置,这样可以将应力集中在连接器附近,并减少未支撑的PCB跨度。此外,建议在连接器配接后再将支撑柱等部件拧紧至最终扭矩规格。
定位销在手工组装过程中对引导连接器放置到PCB上以及对连接器进行极化非常有用。然而,它们可能会增加公差叠加。因此,Samtec建议在机器放置或多连接器应用中使用不带定位销的产品。如果由于极化需要而在机器放置时使用定位销,建议将PCB上的钻孔尺寸加大。
公差分析法
公差分析可通过算术最坏情况研究(Arithmetic Worst-Case)或均方根研究(Root Sum of Squares)实现,具体方法的选择取决于应用需求。例如,某些场景要求分析零故障目标,而另一些情况则可采用保守性较低的方法,此时达到尺寸目标的难度较低,成本也相应更低。
均方根(RSS)研究:这是一种用于公差累积分析的统计方法,通过模拟多连接器应用中所有零件的预期结果来进行分析。
算术最坏情况(AWC)研究:这是进行累积公差分析的传统方法,计算方式为将所有零件公差设定在极限值,从而得出最大或最小的累积测量值。
连接器制造商的角色
用于构建和制造一个系统的所有零部件都有其自身的公差,而这些公差在公差叠加分析中都必须加以考虑,因为正是这些公差的组合才形成了叠加效应。这其中包括但不限于来自电路板厂商、合同设备制造商以及最终组装流程的公差。
所有这些公差都会对连接器的功能产生影响,因此,Samtec致力于提供通用指导,以确保终端系统的可靠性。而帮助客户获取实现成功所需的信息,这正是Samtec Sudden Service 理念的一部分。
尽管如此,作为连接器制造商,我们实际上只能控制连接器本身的公差。Samtec的目标是清晰界定连接器的公差、最大允许错位量、封装布局和钢网设计,以及相关的加工建议。
连接器图纸和封装布局信息位于每个产品系列技术规格页面的底部。
全部0条评论
快来发表一下你的评论吧 !