Texas Instruments TSW14J59EVM评估模块(evm)是下一代模式发生器和数据采集卡,用于评估TI JESD204C_B器件系列高速模数转换器(ADC)和数模转换器(DAC)的性能。对于ADC,使用高品质、低抖动时钟和高品质输入频率时,通过JESD204C_B接口捕获采样数据,TSW14J59可用于演示数据手册性能规格。TSW14J59EVM采用Texas Instruments JESD201C IP内核,可进行动态配置,以支持1Gbps至32Gbps通道、1至16通道的通道速度。搭配附带的高速数据转换器专业图形用户界面(GUI),TSW14J59EVM是一个完整的系统,可以采集和评估ADC评估模块的数据样本,生成所需测试图形并将其传输到DAC评估模块,并与AFE评估模块(收发器模式)同时执行这两项任务。
数据手册:*附件:Texas Instruments TSW14J59EVM 评估模块(EVM)数据手册.pdf
特性
- 向后兼容JESD204B(子类:0、1、2)
- 支持确定性延迟
- 串行通道速度高达32Gbps
- 16个路由收发器通道
- 24Gb DDR4 SDRAM(分为两组3个独立256×16、4Gb SDRAM)
- 四分之一速率DDR4控制器,支持高达1200MHz工作频率
- 1.536G的16位板载存储器样品
- 支持1.8V CMOS IO标准,用于备用FMC+信号
- 通用200MHz振荡器
- 板载Cypress USB FX3 USB 3.0器件,用于并行接口FPGA和通用I/O接口连接板载功能和FMC+
- 板载Digilent JTAG SMT2编程器,用于FPGA JTAG接口,用于下载固件
- 可通过FMC+端口或SMA为收发器提供参考时钟
- 受TI HSDC PRO软件支持
- 使用Xilinx Vivado开发工具开发的FPGA固件
- TI JESD RX IP内核,支持
- USB和JTAG可重新配置JESD内核参数:L、M、K、F、hd、S等
- 可通过USB和JTAG访问ILA配置数据
- 通过USB和JTAG启用或禁用通道对准和字符替换
- TI JESD TX IP内核,支持
- USB和JTAG可重新配置JESD内核参数:L、M、K、F、hd、S等
- 可通过USB和JTAG访问ILA配置数据
- 动态可重新配置收发器数据速率。
- 串行通道工作范围:1至32Gbps
框图
