该器件具有高频能力、极低抖动和可编程时钟输入和输出延迟,是高精度、高频数据转换器时钟的绝佳方法,而不会降低信噪比。四个高频时钟输出和具有更大分频器范围的附加 LOGICLK 输出中的每一个都与一个 SYSREF 输出时钟信号配对。JESD204B/C接口的SYSREF信号可以在内部生成,也可以作为输入传入并重新时钟到器件时钟。高频时钟输入和单个时钟输出路径的输入路径处的无噪声延迟调整确保了多通道系统中的低偏斜时钟。对于数据转换器时钟应用,时钟的抖动小于数据转换器的孔径抖动非常重要。在需要为四个以上的数据转换器提供时钟的应用中,可以使用多个器件开发各种级联架构来分配所需的所有高频时钟和 SYSREF 信号。该器件与超低噪声参考时钟源相结合,是时钟数据转换器的典范选择,尤其是在采样高于 3GHz 时。
*附件:lmx1205.pdf
特性
- 输出频率:300MHz至12.8GHz
- 无噪声可调输入延迟,最高可达 60ps,分辨率为 1.1ps
- 单独可调输出延迟高达 55ps,分辨率为 0.9ps
- 超低噪音
- 本底噪声:6GHz输出时–159dBc/Hz
- 加法抖动(DC至fCLK):36fs
- 附加抖动(100Hz至100MHz):10fs
- 四个高频时钟,具有相应的SYSREF输出
- 共享除以 1(旁路)、2、3、4、5、6、7 和 8
- 共享可编程乘法器 x2、x3、x4、x5、x6、x7 和 x8
- LOGICLK 输出与相应的 SYSREF 输出
- 在单独的分库上
- 1、2、4 预分频器
- 1(旁路)、2、...、1023 柱分隔器
- 第二个逻辑时钟选项,带有额外的分频器 1、2、4 和 8
- 六个可编程输出功率电平
- 同步 SYSREF 时钟输出
- 508 次延迟步进调整,在 12.8GHz 时小于 2.5ps
- 发生器、中继器和中继器重定时模式
- SYSREFREQ 引脚的窗口功能,用于优化时序
- SYNC 功能到所有分部和多个设备
- 工作电压:2.5V
- 工作温度:–40ºC 至 +85ºC
参数

方框图

1. 产品概述
LMX1205是德州仪器(TI)推出的高性能时钟芯片,支持输出频率范围300MHz至12.8GHz,具备超低噪声特性(噪声底噪-159dBc/Hz @6GHz),适用于测试测量、航空航天及通用数据转换时钟分配等场景。
2. 核心特性
- 频率处理:
- 支持缓冲、分频(÷2至÷8)和倍频(×2至×8)模式。
- 四路高频时钟输出,每路配对独立SYSREF输出,支持JESD204B/C接口同步。
- 延迟调节:
- 输入延迟可调范围60ps(分辨率1.1ps),输出延迟55ps(分辨率0.9ps)。
- 噪声性能:
- 加性抖动:36fs(DC至fCLK)、10fs(100Hz-100MHz)。
3. 关键应用领域
- 测试测量:示波器、无线设备测试仪、宽带数字化仪。
- 航空航天:雷达、电子战、相控阵天线波束成形。
- 通用场景:高速数据转换器时钟分配。
4. 功能模块详解
- 时钟路径:
- 输入支持单端/差分模式,需AC耦合;输出为CML/LVDS格式,可编程功率电平。
- 集成LOGICLK输出(分频范围1-1023),支持第二逻辑时钟选项。
- SYSREF生成:
- 支持内部生成、中继或重定时模式,延迟步进精度达2.5ps@12.8GHz。
- 同步功能:
5. 电气参数
- 工作电压:2.5V,温度范围-40°C至+85°C。
- 功耗:全功能启用时典型电流1.13A,待机模式13.5mA。
6. 封装与设计支持
- 40引脚VQFN封装(6mm×6mm),推荐布局优先缩短CLKIN走线以优化相位噪声。
- 提供TICS Pro软件配置工具及PLLatinum仿真支持。
7. 典型应用示例
- 搭配LMX2820时钟源时,6.4GHz缓冲输出相位噪声曲线与源器件一致,验证超低加性噪声性能。
文档包含完整寄存器映射、时序图及典型特性曲线,适用于高频精密时钟系统设计。