LMKDB 器件是一系列极低抖动的 LP-HCSL 时钟多路复用器,支持 PCIe Gen 1 至 Gen 7,并且符合 DB2000QL 标准。这些器件提供灵活的上电顺序、故障安全输入、单独的输出使能和禁用引脚、输入信号丢失 (LOS) 检测和自动输出禁用功能,以及出色的电源噪声抑制性能。
支持 1.8V 和 3.3V 电源电压。
*附件:lmkdb1202.pdf
特性
- 支持的 LP-HCSL 时钟多路复用器:
- PCIe 第 1 代至第 7 代
- CC(共时钟)和 IR(独立参考)PCIe 架构
- 带或不带 SSC 的输入时钟
- 符合DB2000QL标准:
- 极低的附加抖动:
- 156.25MHz时最大12kHz至20MHz RMS附加抖动为31fs
- PCIe Gen 4 的最大附加抖动为 13fs
- PCIe Gen 5 的最大附加抖动为 5fs
- PCIe Gen 6 的 3fs 最大附加抖动
- PCIe Gen 7 的 2.1fs 最大附加抖动
- 故障安全输入
- 灵活的上电顺序
- 自动输出禁用
- 单独输出使能
- SBI(边带接口)用于高速输出启用或禁用
- LOS(信号丢失)输入检测
- 85Ω 或 100Ω 输出阻抗
- 1.8V / 3.3V ± 10% 电源
- –40°C 至 105°C 环境温度
参数

方框图

1. 产品概述
LMKDB1202/LMKDB1204是德州仪器(TI)推出的超低抖动PCIe Gen1-Gen7时钟多路复用器系列,支持双输入选择,具备LP-HCSL输出接口。关键特性包括:
- 超低附加抖动:Gen5仅5fs,Gen7低至2.1fs
- 宽兼容性:支持CC/IR架构,兼容1.8V/3.3V供电
- 高可靠性:全输入失效保护,工作温度-40°C至105°C
2. 核心功能
- 时钟管理:支持2路差分输入切换,可选全局或分Bank输出控制
- 抖动优化:12kHz-20MHz频段RMS抖动低至31fs(156.25MHz)
- 灵活控制:支持引脚模式、SMBus(I²C兼容)和边带接口(SBI)三种配置方式
3. 电气特性
| 参数 | 典型值 |
|---|
| 供电电压 | 1.71-3.6V |
| 输出阻抗 | 85Ω/100Ω可编程 |
| 启动时间 | 0.4ms(100MHz) |
| 功耗 | 41mA(全输出工作) |
4. 应用场景
- 高性能计算(HPC)
- 服务器主板时钟分配
- 智能网卡(NIC/SmartNIC)
- 硬件加速器时钟网络
5. 封装信息
- LMKDB1202:3×3mm VQFN-20
- LMKDB1204:4×4mm VQFN-28
6. 设计支持
- 提供评估模块(EVM)参考设计
- 推荐布局:0.1μF去耦电容靠近每个电源引脚,2.2Ω电阻隔离VDDA噪声
- 热管理:建议焊接底部散热焊盘至PCB
文档包含完整寄存器映射表(共21个控制寄存器)、时序图和典型应用电路,适用于PCIe 6.0/7.0等高速接口时钟需求。