‌LMK5C33414A网络同步器技术文档总结

描述

LMK5C33414A是一款高性能网络同步器和抖动清除器,旨在满足无线通信和基础设施应用的严格要求。

该器件集成了三个 DPLL 和三个 APLL,通过可编程环路带宽 (LBW) 和一个外部环路滤波电容器提供无中断开关和抖动衰减,从而最大限度地提高灵活性和易用性。
*附件:lmk5c33414a.pdf

APLL3 具有采用 TI 专有的体声波 (BAW) 技术的超高性能 PLL。BAW APLL 可以生成 491.52MHz 输出时钟,典型值为 40fs/最大 RMS 抖动为 60fs(12kHz 至 20MHz),而不受 DPLL 参考输入频率和抖动特性的影响。APLL2 和 APLL1(传统 LC VCO)为第二或第三频率和/或同步域提供选项。

基准电压源验证电路监控 DPLL 基准电压源输入,并在检测到或丢失输入时自动执行无中断开关。零延迟模式 (ZDM) 提供对输入和输出之间相位关系的控制。

该器件可通过I2C或SPI进行完全编程。集成的EEPROM可用于自定义系统启动时钟。该器件还具有出厂默认ROM配置文件作为回退选项。

特性

  • 基于超低抖动 BAW VCO 的无线时钟
    • 40MHz时典型值为40fs/最大RMS抖动为57fs(491.52MHz时)
    • 245.76MHz时50fs(典型值)/62fs(最大RMS抖动)
  • 三个高性能数字锁相环 (DPLL),带有配对的模拟锁相环 (APLL)
    • 1mHz至4kHz的可编程DPLL环路带宽
    • < 1ppt DCO调频步长
  • 四个差分或单端 DPLL 输入
    • 1Hz (1PPS) 至 800MHz 输入频率
    • 数字保持和无中断开关
  • 14 个差分输出,具有可编程 HSDS、AC-LVPECL、LVDS 和 HSCL 格式
    • 当配置在OUT[1:0]_P/N、GPIO1和GPIO2上配置6个LVCMOS频率输出时,多达18个总频率输出,在OUT[13:2]_P/N上配置12个差分输出
    • 1Hz (1PPS) 至 1250MHz 输出频率,具有可编程摆幅和共模
    • 符合 PCIe Gen 1 至 6 标准
  • I2C、3 线 SPI 或 4 线 SPI
  • –40°C 至 85°C 工作温度

参数

可编程
1. 产品概述
LMK5C33414A是德州仪器(TI)推出的高性能网络同步器和抖动消除器,专为无线通信及基础设施应用设计。其核心特性包括:

  • 超低抖动BAW VCO‌:支持491.52MHz(40fs典型RMS抖动)和245.76MHz(50fs典型抖动)输出。
  • 多PLL架构‌:集成3个数字锁相环(DPLL)和3个模拟锁相环(APLL),支持1mHz至4kHz可编程带宽。
  • 灵活输入/输出‌:4路差分/单端输入,14路差分输出(支持HSDS/LVDS/AC-LVPECL/HCSL格式),最高1250MHz频率。
  • 应用场景‌:5G无线网络、SyncE、IEEE-1588 PTP、光传输网络(OTN)及工业测试设备。

2. 关键特性

  • 时钟性能‌:
    • BAW APLL提供40fs~62fs超低抖动,支持JESD204B/C标准。
    • 支持PCIe Gen1-6合规时钟,兼容1PPS(脉冲/秒)输出。
  • 同步功能‌:
    • 支持无中断切换(Hitless Switching)和相位补偿。
    • 零延迟模式(ZDM)实现输入输出相位对齐。
  • 接口与控制‌:
    • 通过I2C、SPI或4线SPI编程,内置EEPROM存储配置。
    • 工作温度范围:-40°C至85°C。

3. 架构与功能模块

  • 时钟输入‌:
    • XO输入支持10MHz~156.25MHz,可选TCXO/OCXO。
    • 参考输入(IN0-IN3)支持1Hz~800MHz,带自动监控和切换逻辑。
  • PLL系统‌:
    • DPLL‌:数字环路滤波,支持DCO模式(<1ppt调节步长)。
    • APLL‌:BAW VCO(APLL3)用于超低抖动,LC VCO(APLL1/2)支持宽频段。
  • 输出分配‌:
    • 14路输出可独立配置,支持SYSREF/1PPS生成及多域同步。

4. 典型应用框图

  • 无线基站‌:为RRU、DU/CU提供低抖动时钟。
  • 同步以太网‌:满足G.8262标准。
  • 高速SerDes‌:支持112G/224G PAM4 SerDes的参考时钟。

5. 封装与规格

  • 封装‌:64引脚VQFN(9mm×9mm)。
  • 电源‌:3.3V核心电压,多路独立输出电源(VDDO_x)。
  • 功耗‌:典型总电流850mA(全输出激活时)。

6. 设计支持

  • 提供TICS Pro配置工具,支持寄存器编程和频率规划。
  • 详细的热阻、ESD等级及电气特性参数见文档第6章。

该文档全面覆盖了芯片的功能、性能指标、应用设计及寄存器配置,适用于高频、高精度时钟需求的通信系统设计。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分