‌基于LMK5B33216网络同步器的时钟系统设计与应用

描述

Texas Instruments LMK5B33216网络同步器和抖动清除器设计用于满足基于以太网的网络应用的严格要求,计时精度 < 5ns(D类)。该网络同步器集成了三个DPLL,可提供无中断切换。它还具有抖动衰减、可编程环路带宽和无外部环路滤波器。该特性可最大限度地提高灵活性和易用性。每个DPLL相位将配对的APLL锁定到参考输入。APLL3采用TI专有的体声波 (BAW) 技术,具有超高性能PLL。无论DPLL基准输入频率和抖动特性如何,均可生成312.5MHz输出时钟,RMS抖动为42fs(典型值)/60fs(最大值)。APLL2和APLL1提供了用于第二或第三频率和/或同步域的选项。

数据手册:*附件:Texas Instruments LMK5B33216网络同步器和抖动清除器数据手册.pdf

参考验证电路监视DPLL参考时钟,并在检测到切换事件时在它们之间执行无中断切换。可以启用零延迟和相位构建,以控制从输入到输出的相位关系。该器件可通过I^2^C或SPI接口完全编程。板载EEPROM可用于定制系统启动时钟。Texas Instruments LMK5B33216还具有出厂默认ROM配置文件作为回退选项。

特性

  • 超低抖动BAW基于VCO的以太网时钟
    • RMS抖动:42fs典型值/60fs最大值(312.5MHz时)
    • RMS抖动:47fs典型值/65fs最大值(156.25MHz时)
  • 三个高性能数字锁相环 (DPLL),带配对模拟锁相环 (APLL)
    • 可编程DPLL环路带宽:1mHz到4kHz
    • DCO频率调整步长:<1ppt
  • 2个差分或单端DPLL输入
    • 输入频率范围:1Hz (1PPS) 至800MHz
    • 数字保持和无中断切换
  • 16个差分输出,具有可编程HDS/LVPECL、LVDS和HSCL输出格式
    • 配置6个LVCMOS频率输出时,多达20个总频率输出
    • 输出频率:1Hz (1PPS) 至1250MHz,带可编程摆幅和共模
    • 符合PCIe Gen 1至6标准
  • I^2^C或3线/4线SPI接口

系统方框图

同步器

基于LMK5B33216网络同步器的时钟系统设计与应用


一、引言

在现代通信和网络设备中,高精度时钟同步是确保数据传输可靠性和系统性能的关键。Texas Instruments推出的LMK5B33216是一款高性能网络同步器和抖动清除器,专为以太网应用设计,具备超低抖动、多PLL架构和灵活的输出配置。本文将从核心特性、应用场景及设计要点三个方面展开分析。


二、核心特性

  1. 超低抖动性能
    • 采用BAW(体声波)VCO技术,典型RMS抖动低至13fs(625MHz,4MHz高通滤波)和24fs(312.5MHz),满足高速SerDes和PCIe Gen 6的严苛要求。
    • 支持三路数字锁相环(DPLL)和模拟锁相环(APLL),可编程带宽范围1mHz至4kHz,适应不同同步场景。
  2. 灵活的输入输出配置
    • 支持2路差分或单端输入(1Hz至800MHz),16路差分输出(1Hz至1250MHz),支持HSDS、LVDS、HCSL等多种格式。
    • 输出可配置为LVCMOS(1.8V/2.65V),便于与FPGA或ASIC接口。
  3. 高集成度与低功耗
    • 集成EEPROM存储自定义启动配置,支持I2C/SPI控制接口,工作温度范围-40°C至85°C。
    • 典型功耗850mA(全输出启用),支持按需关闭未使用模块以节能。

三、典型应用场景

  1. 数据中心与交换机
    • 为100G-800G交换机提供低抖动时钟,支持SyncE(G.8262)和IEEE-1588协议,满足时间敏感网络(TSN)需求。
    • 通过Zero-Delay Mode(ZDM)实现输入输出相位对齐,适用于1PPS同步。
  2. 光传输网络(OTN)
    • 符合G.709标准,通过APLL级联实现多域时钟同步,降低参考时钟抖动对系统的影响。
  3. 工业与医疗设备
    • 在测试仪器和医疗成像中,利用其高稳定性(±100ppm VCO调谐范围)和快速锁相能力(APLL锁定时长35ms)。

四、设计要点与建议

  1. 电源与布局
    • 使用LDO为VDD(3.3V)和VDDO(3.3V)供电,每路电源需配置10μF+0.1μF去耦电容,靠近引脚放置。
    • 差分信号走线需保持100Ω阻抗匹配,避免与高频噪声源交叉。
  2. 时钟树配置
    • 通过TICS Pro软件生成分频比和寄存器设置,避免整数边界杂散(如N/DEN比控制在0.125-0.45或0.55-0.875)。
    • 启用输出自动静音(MUTE_EN),防止PLL失锁时输出异常时钟。
  3. 热管理
    • PCB需设计6×6过孔阵列连接散热焊盘,多层接地平面优化热阻(θJA=21.8°C/W)。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分