LMK1D1208P时钟缓冲器将两个可选时钟输入(IN0和IN1)中的一个分配给8对差分LVDS时钟输出(OUT0至OUT7),时钟分配的偏斜最小。输入可以是 LVDS、LVPECL、LVCMOS、HCSL 或 CML。
该LMK1D1208P专为驱动 50 Ω输电线路而设计。在单端模式下驱动输入时,向未使用的负输入引脚施加适当的偏置电压。IN_SEL引脚选择路由到输出的输入。该器件支持故障安全输入功能。该器件还集成了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。
*附件:lmk1d1208p.pdf
通过将相应的OEx引脚设置为逻辑高电平1来使能每个LVDS差分输出。如果该引脚设置为逻辑低电平 0,则输出在 Hi-Z 状态下被禁用,从而降低功耗。
该器件在1.8V、2.5V或3.3V电源环境中工作,特性范围为–40°C至105°C(环境温度)。
特性
- 高性能LVDS时钟缓冲器系列,具有2个输入和8个输出(2:8)
- 输出频率高达 2 GHz
- 用于单个输出启用/禁用的硬件引脚
- 电源电压:1.8 V / 2.5 V / 3.3 V ± 5%
- 低附加抖动:在156.25 MHz时,在12 kHz至20 MHz范围内,最大值<60 fs rms
- 极低的本底相位噪声:-164 dBc/Hz(典型值)
- 极低的传播延迟:最大< 575 ps
- 输出偏斜:最大20 ps
- 故障安全输入
- 通用输入接受 LVDS、LVPECL、LVCMOS、HCSL 和 CML
- LVDS基准电压,V AC_REF,可用于电容耦合输入
- 工业温度范围:–40°C 至 105°C
- 可用套餐:
- 6 mm × 6 mm 40 引脚 VQFN (RHA)
参数

方框图

1. 产品概述
LMK1D1208P是德州仪器(TI)推出的高性能LVDS时钟缓冲器,具有2输入8输出(2:8)架构,专为低抖动时钟分配设计。核心特性包括:
- 工作频率:支持高达2 GHz输出
- 电源电压:1.8V/2.5V/3.3V ±5%
- 低抖动性能:<60 fs RMS(12 kHz至20 MHz带宽,156.25 MHz时)
- 封装:6mm×6mm 40引脚VQFN(RHA)
2. 关键特性
- 输入兼容性:支持LVDS、LVPECL、LVCMOS、HCSL、CML多种信号类型
- 输出控制:硬件引脚独立控制每路输出使能/禁用(Hi-Z状态)
- 低功耗设计:禁用输出时可降低功耗
- 工业级温度范围:-40°C至105°C
3. 应用场景
- 电信与网络设备
- 医疗成像系统
- 测试测量仪器
- 无线基础设施
- 专业音视频设备
4. 技术细节
- 信号完整性:
- 差分输出幅度350/500 mV(可通过AMP_SEL引脚选择)
- 最大传播延迟<575 ps
- 输出间偏斜<20 ps
- 电源管理:
- 静态电流75 mA(典型值)
- 需配合去耦电容和铁氧体磁珠优化供电噪声
5. 设计支持
- 布局建议:
- 裸露焊盘需连接PCB地平面散热
- 推荐使用4层板设计,高频旁路电容靠近电源引脚
- 输入/输出端接方案:
- 提供DC耦合/AC耦合配置示例(如LVDS接收器需100Ω差分端接)