LMK1D1208 8通道输出LVDS 1.8V、2.5V和3.3V缓冲器技术手册

描述

LMK1D120x 时钟缓冲器将两个可选时钟输入(IN0 和 IN1)中的一个分配给 4 或 8 对差分 LVDS 时钟输出(OUT0 到 OUT7),时钟分配的偏差最小。LMK1D12x 系列可以接受两个时钟源进入输入多路复用器。输入可以是 LVDS、LVPECL、LP-HCSL、HCSL、CML 或 LVCMOS。

LMK1D12x 专为驱动 50 Ω传输线而设计。如果以单端模式驱动输入,则必须将适当的偏置电压施加到未使用的负输入引脚,如图所示。
*附件:lmk1d1208.pdf

IN_SEL引脚选择路由到输出的输入。如果该引脚保持开路,则会禁用输出(逻辑低电平)。该部件支持故障安全功能。该器件还集成了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。

该器件在 1.8V 或 2.5V 或 3.3V 电源环境中工作,特性范围为 –40°C 至 105°C(环境温度)。

特性

  • 高性能LVDS时钟缓冲器系列,具有2个输入和4个(2:4)或8个(2:8)输出。
  • 输出频率高达 2 GHz。
  • 电源电压:1.71 V 至 3.465 V
  • 低附加抖动:在156.25 MHz时,12 kHz至20 MHz范围内<最大60 fs RMS
    • 极低的本底相位噪声:–164 dBc/Hz(典型值)
  • 极低的传播延迟:最大< 575 ps
  • 输出偏斜:最大20 ps
  • 通用输入接受 LVDS、LVPECL、LVCMOS、LP-HCSL、HCSL 和 CML 输入
  • LVDS基准电压,V AC_REF,可用于电容耦合输入
  • 工业温度范围:–40°C 至 105°C
  • 可用套餐:
    • LMK1D1204:3 毫米× 3 毫米、16 引脚 VQFN (RGT)
    • LMK1D1208:5 mm × 5 mm 28 引脚 VQFN (RHD)

参数

lvds

方框图

lvds
1. 产品概述
LMK1D120x是德州仪器(TI)推出的高性能LVDS时钟缓冲器系列,包含LMK1D1204(2:4输出)和LMK1D1208(2:8输出)两款型号。核心功能是将两路可选时钟输入(支持LVDS/LVPECL/LVCMOS等格式)分配至4或8路低抖动的LVDS输出,适用于高频时钟分发场景。

2. 关键特性

  • 电气性能
    • 输出频率高达2 GHz,支持1.71V至3.465V宽电压供电。
    • 超低附加抖动:<60 fs RMS(12kHz-20MHz带宽@156.25MHz)。
    • 极低相位噪声底:-164 dBc/Hz(典型值)。
    • 传播延迟<575 ps,输出偏斜≤20 ps。
  • 输入兼容性
    支持多种输入类型:LVDS、LVPECL、LVCMOS、LP-HCSL、HCSL、CML,并集成参考电压(VAC_REF)用于容性耦合输入。
  • 工作环境
    工业级温度范围:-40°C至105°C,提供3mm×3mm(16引脚)和5mm×5mm(28引脚)VQFN封装。

3. 应用领域

  • 通信与网络设备
  • 医疗成像系统
  • 测试测量仪器
  • 无线基础设施
  • 专业音视频及数字标牌

4. 功能描述

  • 输入选择‌:通过IN_SEL引脚选择IN0或IN1作为激活输入,悬空时禁用输出。
  • 容错设计‌:支持输入失效保护(Fail-Safe)和滞回特性,避免无输入信号时输出振荡。
  • 输出配置‌:LVDS输出需匹配100Ω差分终端,未用输出建议接100Ω电阻以优化性能。

5. 设计建议

  • 电源去耦‌:推荐使用1μF大电容+0.1μF高频电容组合,并串联铁氧体磁珠抑制噪声。
  • 散热管理‌:裸露焊盘(DAP)需焊接至PCB地平面,通过多通孔增强散热。
  • 布局示例‌:高频信号走线需短且对称,参考文档提供详细PCB层叠与焊盘设计。

6. 性能数据

  • 相位噪声:156.25MHz下,12kHz-20MHz积分抖动46.4 fs RMS(附加抖动39.7 fs RMS)。
  • 功耗:1.8V供电时典型电流95mA@1GHz,随频率线性增长。
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分