网络设备为什么选用25MHz及倍数频率?

电子说

1.4w人已加入

描述

在网卡、交换机、路由器、以太网等网络设备中,晶振频率的选择是根据设备的核心功能、芯片要求以及通信协议标准来决定的。

使用 25MHz及其倍数关系的晶振 ,主要是因为这个频率体系 与以太网标准、通信协议、芯片架构紧密匹配 ,可以带来设计简化、成本降低和性能提升。下面详细解释一下这个问题:


一、为什么选择25MHz作为基础频率?

25MHz并不是一个随意选择的数字,它之所以被广泛使用,是因为它与网络通信中一些核心频率存在 整数倍关系 ,便于倍频或分频使用。

符合以太网标准频率需求

· 百兆以太网(100BASE-TX) :使用25MHz时钟作为数据传输频率。

· 千兆以太网(1000BASE-T) :使用125MHz时钟,即25MHz × 5。

· 10GbE(万兆以太网)及以上 :虽然主时钟频率更高(156.25MHz等),但通常仍可通过PLL从25MHz晶振倍频得到。

这说明,25MHz作为基础时钟频率, 可以直接或间接地支持主流以太网速率的PHY/MAC工作频率


二、技术实现上的便利性

1. 易于使用PLL实现倍频

网络芯片(如PHY、MAC、交换芯片)内部常使用 PLL(Phase Locked Loop,锁相环) 电路来生成所需的工作时钟频率。25MHz是一个适中的输入频率,能够高效地产生常见的高速频率,如:

· 25MHz × 2 = 50MHz

· 25MHz × 4 = 100MHz

· 25MHz × 5 = 125MHz

· 25MHz × 6.25 = 156.25MHz(用于10GbE)

因为25MHz是一个 低整数倍数容易计算的基础频率 ,它使得 PLL 的设计更简单,锁定更快,输出更稳定。

2.兼容主流芯片需求

大多数网络设备芯片厂商(如 Broadcom、Realtek、Marvell、Intel 等)在PHY或MAC的输入时钟要求中, 明确支持25MHz晶振输入 ,或者提供25MHz输入下的工作模式。


三、EMC、电路设计与成本方面的优势

1.EMI控制更好,信号完整性高

相较于更高频率的晶振(如50MHz、100MHz、125MHz、150MHz及200MHz),25MHz在电磁干扰(EMI)方面具有明显优势:

· 较低的基频意味着较少的谐波干扰;

· PCB布线更容易满足EMI设计规范;

· 对外壳、电源完整性要求较低,方便系统集成。

2.晶振器件成熟、稳定、成本低

25MHz晶振已经是电子行业中 应用最广泛的频率之一 ,具有以下优势:

· 大量现成产品,种类丰富;

· 制造成本低,采购价格便宜;

· 供应链成熟,交期短,品质稳定。

这对大规模生产的网络设备厂商具有极大的吸引力。


四、实际设计中的应用示例

以一个千兆以太网交换机为例:

· 主控芯片要求输入125MHz工作频率;

· 设计时可使用一颗25MHz晶振,通过芯片内置的PLL倍频到125MHz;

· 同时,25MHz时钟也可通过时钟树分配给其他模块,如PHY、MAC或时钟同步模块;

· 这样就实现了 统一时钟源、简化时钟架构、降低系统复杂度和成本


总结

网络设备使用25MHz及其倍数关系的晶振,原因可以归结为以下几点:

原因类别具体解释
协议兼容符合以太网标准(100M / 1G / 10G)所需的频率倍数
设计便利易于通过PLL倍频生成高速时钟,简化电路设计
信号完整性EMI低,便于满足电磁兼容要求
成本效益供应链成熟、价格低、性能稳定
芯片兼容绝大多数PHY/MAC芯片支持25MHz晶振输入
打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分